summaryrefslogtreecommitdiffstats
path: root/drivers/staging/ath6kl/include/common/AR6002/hw2.0/hw/gpio_reg.h
blob: 4f2b964b7df32db2afb1afe863cff70dc1c7ca14 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
#ifndef _GPIO_REG_REG_H_
#define _GPIO_REG_REG_H_

#define GPIO_OUT_ADDRESS                         0x00000000
#define GPIO_OUT_OFFSET                          0x00000000
#define GPIO_OUT_DATA_MSB                        17
#define GPIO_OUT_DATA_LSB                        0
#define GPIO_OUT_DATA_MASK                       0x0003ffff
#define GPIO_OUT_DATA_GET(x)                     (((x) & GPIO_OUT_DATA_MASK) >> GPIO_OUT_DATA_LSB)
#define GPIO_OUT_DATA_SET(x)                     (((x) << GPIO_OUT_DATA_LSB) & GPIO_OUT_DATA_MASK)

#define GPIO_OUT_W1TS_ADDRESS                    0x00000004
#define GPIO_OUT_W1TS_OFFSET                     0x00000004
#define GPIO_OUT_W1TS_DATA_MSB                   17
#define GPIO_OUT_W1TS_DATA_LSB                   0
#define GPIO_OUT_W1TS_DATA_MASK                  0x0003ffff
#define GPIO_OUT_W1TS_DATA_GET(x)                (((x) & GPIO_OUT_W1TS_DATA_MASK) >> GPIO_OUT_W1TS_DATA_LSB)
#define GPIO_OUT_W1TS_DATA_SET(x)                (((x) << GPIO_OUT_W1TS_DATA_LSB) & GPIO_OUT_W1TS_DATA_MASK)

#define GPIO_OUT_W1TC_ADDRESS                    0x00000008
#define GPIO_OUT_W1TC_OFFSET                     0x00000008
#define GPIO_OUT_W1TC_DATA_MSB                   17
#define GPIO_OUT_W1TC_DATA_LSB                   0
#define GPIO_OUT_W1TC_DATA_MASK                  0x0003ffff
#define GPIO_OUT_W1TC_DATA_GET(x)                (((x) & GPIO_OUT_W1TC_DATA_MASK) >> GPIO_OUT_W1TC_DATA_LSB)
#define GPIO_OUT_W1TC_DATA_SET(x)                (((x) << GPIO_OUT_W1TC_DATA_LSB) & GPIO_OUT_W1TC_DATA_MASK)

#define GPIO_ENABLE_ADDRESS                      0x0000000c
#define GPIO_ENABLE_OFFSET                       0x0000000c
#define GPIO_ENABLE_DATA_MSB                     17
#define GPIO_ENABLE_DATA_LSB                     0
#define GPIO_ENABLE_DATA_MASK                    0x0003ffff
#define GPIO_ENABLE_DATA_GET(x)                  (((x) & GPIO_ENABLE_DATA_MASK) >> GPIO_ENABLE_DATA_LSB)
#define GPIO_ENABLE_DATA_SET(x)                  (((x) << GPIO_ENABLE_DATA_LSB) & GPIO_ENABLE_DATA_MASK)

#define GPIO_ENABLE_W1TS_ADDRESS                 0x00000010
#define GPIO_ENABLE_W1TS_OFFSET                  0x00000010
#define GPIO_ENABLE_W1TS_DATA_MSB                17
#define GPIO_ENABLE_W1TS_DATA_LSB                0
#define GPIO_ENABLE_W1TS_DATA_MASK               0x0003ffff
#define GPIO_ENABLE_W1TS_DATA_GET(x)             (((x) & GPIO_ENABLE_W1TS_DATA_MASK) >> GPIO_ENABLE_W1TS_DATA_LSB)
#define GPIO_ENABLE_W1TS_DATA_SET(x)             (((x) << GPIO_ENABLE_W1TS_DATA_LSB) & GPIO_ENABLE_W1TS_DATA_MASK)

#define GPIO_ENABLE_W1TC_ADDRESS                 0x00000014
#define GPIO_ENABLE_W1TC_OFFSET                  0x00000014
#define GPIO_ENABLE_W1TC_DATA_MSB                17
#define GPIO_ENABLE_W1TC_DATA_LSB                0
#define GPIO_ENABLE_W1TC_DATA_MASK               0x0003ffff
#define GPIO_ENABLE_W1TC_DATA_GET(x)             (((x) & GPIO_ENABLE_W1TC_DATA_MASK) >> GPIO_ENABLE_W1TC_DATA_LSB)
#define GPIO_ENABLE_W1TC_DATA_SET(x)             (((x) << GPIO_ENABLE_W1TC_DATA_LSB) & GPIO_ENABLE_W1TC_DATA_MASK)

#define GPIO_IN_ADDRESS                          0x00000018
#define GPIO_IN_OFFSET                           0x00000018
#define GPIO_IN_DATA_MSB                         17
#define GPIO_IN_DATA_LSB                         0
#define GPIO_IN_DATA_MASK                        0x0003ffff
#define GPIO_IN_DATA_GET(x)                      (((x) & GPIO_IN_DATA_MASK) >> GPIO_IN_DATA_LSB)
#define GPIO_IN_DATA_SET(x)                      (((x) << GPIO_IN_DATA_LSB) & GPIO_IN_DATA_MASK)

#define GPIO_STATUS_ADDRESS                      0x0000001c
#define GPIO_STATUS_OFFSET                       0x0000001c
#define GPIO_STATUS_INTERRUPT_MSB                17
#define GPIO_STATUS_INTERRUPT_LSB                0
#define GPIO_STATUS_INTERRUPT_MASK               0x0003ffff
#define GPIO_STATUS_INTERRUPT_GET(x)             (((x) & GPIO_STATUS_INTERRUPT_MASK) >> GPIO_STATUS_INTERRUPT_LSB)
#define GPIO_STATUS_INTERRUPT_SET(x)             (((x) << GPIO_STATUS_INTERRUPT_LSB) & GPIO_STATUS_INTERRUPT_MASK)

#define GPIO_STATUS_W1TS_ADDRESS                 0x00000020
#define GPIO_STATUS_W1TS_OFFSET                  0x00000020
#define GPIO_STATUS_W1TS_INTERRUPT_MSB           17
#define GPIO_STATUS_W1TS_INTERRUPT_LSB           0
#define GPIO_STATUS_W1TS_INTERRUPT_MASK          0x0003ffff
#define GPIO_STATUS_W1TS_INTERRUPT_GET(x)        (((x) & GPIO_STATUS_W1TS_INTERRUPT_MASK) >> GPIO_STATUS_W1TS_INTERRUPT_LSB)
#define GPIO_STATUS_W1TS_INTERRUPT_SET(x)        (((x) << GPIO_STATUS_W1TS_INTERRUPT_LSB) & GPIO_STATUS_W1TS_INTERRUPT_MASK)

#define GPIO_STATUS_W1TC_ADDRESS                 0x00000024
#define GPIO_STATUS_W1TC_OFFSET                  0x00000024
#define GPIO_STATUS_W1TC_INTERRUPT_MSB           17
#define GPIO_STATUS_W1TC_INTERRUPT_LSB           0
#define GPIO_STATUS_W1TC_INTERRUPT_MASK          0x0003ffff
#define GPIO_STATUS_W1TC_INTERRUPT_GET(x)        (((x) & GPIO_STATUS_W1TC_INTERRUPT_MASK) >> GPIO_STATUS_W1TC_INTERRUPT_LSB)
#define GPIO_STATUS_W1TC_INTERRUPT_SET(x)        (((x) << GPIO_STATUS_W1TC_INTERRUPT_LSB) & GPIO_STATUS_W1TC_INTERRUPT_MASK)

#define GPIO_PIN0_ADDRESS                        0x00000028
#define GPIO_PIN0_OFFSET                         0x00000028
#define GPIO_PIN0_CONFIG_MSB                     12
#define GPIO_PIN0_CONFIG_LSB                     11
#define GPIO_PIN0_CONFIG_MASK                    0x00001800
#define GPIO_PIN0_CONFIG_GET(x)                  (((x) & GPIO_PIN0_CONFIG_MASK) >> GPIO_PIN0_CONFIG_LSB)
#define GPIO_PIN0_CONFIG_SET(x)                  (((x) << GPIO_PIN0_CONFIG_LSB) & GPIO_PIN0_CONFIG_MASK)
#define GPIO_PIN0_WAKEUP_ENABLE_MSB              10
#define GPIO_PIN0_WAKEUP_ENABLE_LSB              10
#define GPIO_PIN0_WAKEUP_ENABLE_MASK             0x00000400
#define GPIO_PIN0_WAKEUP_ENABLE_GET(x)           (((x) & GPIO_PIN0_WAKEUP_ENABLE_MASK) >> GPIO_PIN0_WAKEUP_ENABLE_LSB)
#define GPIO_PIN0_WAKEUP_ENABLE_SET(x)           (((x) << GPIO_PIN0_WAKEUP_ENABLE_LSB) & GPIO_PIN0_WAKEUP_ENABLE_MASK)
#define GPIO_PIN0_INT_TYPE_MSB                   9
#define GPIO_PIN0_INT_TYPE_LSB                   7
#define GPIO_PIN0_INT_TYPE_MASK                  0x00000380
#define GPIO_PIN0_INT_TYPE_GET(x)                (((x) & GPIO_PIN0_INT_TYPE_MASK) >> GPIO_PIN0_INT_TYPE_LSB)
#define GPIO_PIN0_INT_TYPE_SET(x)                (((x) << GPIO_PIN0_INT_TYPE_LSB) & GPIO_PIN0_INT_TYPE_MASK)
#define GPIO_PIN0_PAD_DRIVER_MSB                 2
#define GPIO_PIN0_PAD_DRIVER_LSB                 2
#define GPIO_PIN0_PAD_DRIVER_MASK                0x00000004
#define GPIO_PIN0_PAD_DRIVER_GET(x)              (((x) & GPIO_PIN0_PAD_DRIVER_MASK) >> GPIO_PIN0_PAD_DRIVER_LSB)
#define GPIO_PIN0_PAD_DRIVER_SET(x)              (((x) << GPIO_PIN0_PAD_DRIVER_LSB) & GPIO_PIN0_PAD_DRIVER_MASK)
#define GPIO_PIN0_SOURCE_MSB                     0
#define GPIO_PIN0_SOURCE_LSB                     0
#define GPIO_PIN0_SOURCE_MASK                    0x00000001
#define GPIO_PIN0_SOURCE_GET(x)                  (((x) & GPIO_PIN0_SOURCE_MASK) >> GPIO_PIN0_SOURCE_LSB)
#define GPIO_PIN0_SOURCE_SET(x)                  (((x) << GPIO_PIN0_SOURCE_LSB) & GPIO_PIN0_SOURCE_MASK)

#define GPIO_PIN1_ADDRESS                        0x0000002c
#define GPIO_PIN1_OFFSET                         0x0000002c
#define GPIO_PIN1_CONFIG_MSB                     12
#define GPIO_PIN1_CONFIG_LSB                     11
#define GPIO_PIN1_CONFIG_MASK                    0x00001800
#define GPIO_PIN1_CONFIG_GET(x)                  (((x) & GPIO_PIN1_CONFIG_MASK) >> GPIO_PIN1_CONFIG_LSB)
#define GPIO_PIN1_CONFIG_SET(x)                  (((x) << GPIO_PIN1_CONFIG_LSB) & GPIO_PIN1_CONFIG_MASK)
#define GPIO_PIN1_WAKEUP_ENABLE_MSB              10
#define GPIO_PIN1_WAKEUP_ENABLE_LSB              10
#define GPIO_PIN1_WAKEUP_ENABLE_MASK             0x00000400
#define GPIO_PIN1_WAKEUP_ENABLE_GET(x)           (((x) & GPIO_PIN1_WAKEUP_ENABLE_MASK) >> GPIO_PIN1_WAKEUP_ENABLE_LSB)
#define GPIO_PIN1_WAKEUP_ENABLE_SET(x)           (((x) << GPIO_PIN1_WAKEUP_ENABLE_LSB) & GPIO_PIN1_WAKEUP_ENABLE_MASK)
#define GPIO_PIN1_INT_TYPE_MSB                   9
#define GPIO_PIN1_INT_TYPE_LSB                   7
#define GPIO_PIN1_INT_TYPE_MASK                  0x00000380
#define GPIO_PIN1_INT_TYPE_GET(x)                (((x) & GPIO_PIN1_INT_TYPE_MASK) >> GPIO_PIN1_INT_TYPE_LSB)
#define GPIO_PIN1_INT_TYPE_SET(x)                (((x) << GPIO_PIN1_INT_TYPE_LSB) & GPIO_PIN1_INT_TYPE_MASK)
#define GPIO_PIN1_PAD_DRIVER_MSB                 2
#define GPIO_PIN1_PAD_DRIVER_LSB                 2
#define GPIO_PIN1_PAD_DRIVER_MASK                0x00000004
#define GPIO_PIN1_PAD_DRIVER_GET(x)              (((x) & GPIO_PIN1_PAD_DRIVER_MASK) >> GPIO_PIN1_PAD_DRIVER_LSB)
#define GPIO_PIN1_PAD_DRIVER_SET(x)              (((x) << GPIO_PIN1_PAD_DRIVER_LSB) & GPIO_PIN1_PAD_DRIVER_MASK)
#define GPIO_PIN1_SOURCE_MSB                     0
#define GPIO_PIN1_SOURCE_LSB                     0
#define GPIO_PIN1_SOURCE_MASK                    0x00000001
#define GPIO_PIN1_SOURCE_GET(x)                  (((x) & GPIO_PIN1_SOURCE_MASK) >> GPIO_PIN1_SOURCE_LSB)
#define GPIO_PIN1_SOURCE_SET(x)                  (((x) << GPIO_PIN1_SOURCE_LSB) & GPIO_PIN1_SOURCE_MASK)

#define GPIO_PIN2_ADDRESS                        0x00000030
#define GPIO_PIN2_OFFSET                         0x00000030
#define GPIO_PIN2_CONFIG_MSB                     12
#define GPIO_PIN2_CONFIG_LSB                     11
#define GPIO_PIN2_CONFIG_MASK                    0x00001800
#define GPIO_PIN2_CONFIG_GET(x)                  (((x) & GPIO_PIN2_CONFIG_MASK) >> GPIO_PIN2_CONFIG_LSB)
#define GPIO_PIN2_CONFIG_SET(x)                  (((x) << GPIO_PIN2_CONFIG_LSB) & GPIO_PIN2_CONFIG_MASK)
#define GPIO_PIN2_WAKEUP_ENABLE_MSB              10
#define GPIO_PIN2_WAKEUP_ENABLE_LSB              10
#define GPIO_PIN2_WAKEUP_ENABLE_MASK             0x00000400
#define GPIO_PIN2_WAKEUP_ENABLE_GET(x)           (((x) & GPIO_PIN2_WAKEUP_ENABLE_MASK) >> GPIO_PIN2_WAKEUP_ENABLE_LSB)
#define GPIO_PIN2_WAKEUP_ENABLE_SET(x)           (((x) << GPIO_PIN2_WAKEUP_ENABLE_LSB) & GPIO_PIN2_WAKEUP_ENABLE_MASK)
#define GPIO_PIN2_INT_TYPE_MSB                   9
#define GPIO_PIN2_INT_TYPE_LSB                   7
#define GPIO_PIN2_INT_TYPE_MASK                  0x00000380
#define GPIO_PIN2_INT_TYPE_GET(x)                (((x) & GPIO_PIN2_INT_TYPE_MASK) >> GPIO_PIN2_INT_TYPE_LSB)
#define GPIO_PIN2_INT_TYPE_SET(x)                (((x) << GPIO_PIN2_INT_TYPE_LSB) & GPIO_PIN2_INT_TYPE_MASK)
#define GPIO_PIN2_PAD_DRIVER_MSB                 2
#define GPIO_PIN2_PAD_DRIVER_LSB                 2
#define GPIO_PIN2_PAD_DRIVER_MASK                0x00000004
#define GPIO_PIN2_PAD_DRIVER_GET(x)              (((x) & GPIO_PIN2_PAD_DRIVER_MASK) >> GPIO_PIN2_PAD_DRIVER_LSB)
#define GPIO_PIN2_PAD_DRIVER_SET(x)              (((x) << GPIO_PIN2_PAD_DRIVER_LSB) & GPIO_PIN2_PAD_DRIVER_MASK)
#define GPIO_PIN2_SOURCE_MSB                     0
#define GPIO_PIN2_SOURCE_LSB                     0
#define GPIO_PIN2_SOURCE_MASK                    0x00000001
#define GPIO_PIN2_SOURCE_GET(x)                  (((x) & GPIO_PIN2_SOURCE_MASK) >> GPIO_PIN2_SOURCE_LSB)
#define GPIO_PIN2_SOURCE_SET(x)                  (((x) << GPIO_PIN2_SOURCE_LSB) & GPIO_PIN2_SOURCE_MASK)

#define GPIO_PIN3_ADDRESS                        0x00000034
#define GPIO_PIN3_OFFSET                         0x00000034
#define GPIO_PIN3_CONFIG_MSB                     12
#define GPIO_PIN3_CONFIG_LSB                     11
#define GPIO_PIN3_CONFIG_MASK                    0x00001800
#define GPIO_PIN3_CONFIG_GET(x)                  (((x) & GPIO_PIN3_CONFIG_MASK) >> GPIO_PIN3_CONFIG_LSB)
#define GPIO_PIN3_CONFIG_SET(x)                  (((x) << GPIO_PIN3_CONFIG_LSB) & GPIO_PIN3_CONFIG_MASK)
#define GPIO_PIN3_WAKEUP_ENABLE_MSB              10
#define GPIO_PIN3_WAKEUP_ENABLE_LSB              10
#define GPIO_PIN3_WAKEUP_ENABLE_MASK             0x00000400
#define GPIO_PIN3_WAKEUP_ENABLE_GET(x)           (((x) & GPIO_PIN3_WAKEUP_ENABLE_MASK) >> GPIO_PIN3_WAKEUP_ENABLE_LSB)
#define GPIO_PIN3_WAKEUP_ENABLE_SET(x)           (((x) << GPIO_PIN3_WAKEUP_ENABLE_LSB) & GPIO_PIN3_WAKEUP_ENABLE_MASK)
#define GPIO_PIN3_INT_TYPE_MSB                   9
#define GPIO_PIN3_INT_TYPE_LSB                   7
#define GPIO_PIN3_INT_TYPE_MASK                  0x00000380
#define GPIO_PIN3_INT_TYPE_GET(x)                (((x) & GPIO_PIN3_INT_TYPE_MASK) >> GPIO_PIN3_INT_TYPE_LSB)
#define GPIO_PIN3_INT_TYPE_SET(x)                (((x) << GPIO_PIN3_INT_TYPE_LSB) & GPIO_PIN3_INT_TYPE_MASK)
#define GPIO_PIN3_PAD_DRIVER_MSB                 2
#define GPIO_PIN3_PAD_DRIVER_LSB                 2
#define GPIO_PIN3_PAD_DRIVER_MASK                0x00000004
#define GPIO_PIN3_PAD_DRIVER_GET(x)              (((x) & GPIO_PIN3_PAD_DRIVER_MASK) >> GPIO_PIN3_PAD_DRIVER_LSB)
#define GPIO_PIN3_PAD_DRIVER_SET(x)              (((x) << GPIO_PIN3_PAD_DRIVER_LSB) & GPIO_PIN3_PAD_DRIVER_MASK)
#define GPIO_PIN3_SOURCE_MSB                     0
#define GPIO_PIN3_SOURCE_LSB                     0
#define GPIO_PIN3_SOURCE_MASK                    0x00000001
#define GPIO_PIN3_SOURCE_GET(x)                  (((x) & GPIO_PIN3_SOURCE_MASK) >> GPIO_PIN3_SOURCE_LSB)
#define GPIO_PIN3_SOURCE_SET(x)                  (((x) << GPIO_PIN3_SOURCE_LSB) & GPIO_PIN3_SOURCE_MASK)

#define GPIO_PIN4_ADDRESS                        0x00000038
#define GPIO_PIN4_OFFSET                         0x00000038
#define GPIO_PIN4_CONFIG_MSB                     12
#define GPIO_PIN4_CONFIG_LSB                     11
#define GPIO_PIN4_CONFIG_MASK                    0x00001800
#define GPIO_PIN4_CONFIG_GET(x)                  (((x) & GPIO_PIN4_CONFIG_MASK) >> GPIO_PIN4_CONFIG_LSB)
#define GPIO_PIN4_CONFIG_SET(x)                  (((x) << GPIO_PIN4_CONFIG_LSB) & GPIO_PIN4_CONFIG_MASK)
#define GPIO_PIN4_WAKEUP_ENABLE_MSB              10
#define GPIO_PIN4_WAKEUP_ENABLE_LSB              10
#define GPIO_PIN4_WAKEUP_ENABLE_MASK             0x00000400
#define GPIO_PIN4_WAKEUP_ENABLE_GET(x)           (((x) & GPIO_PIN4_WAKEUP_ENABLE_MASK) >> GPIO_PIN4_WAKEUP_ENABLE_LSB)
#define GPIO_PIN4_WAKEUP_ENABLE_SET(x)           (((x) << GPIO_PIN4_WAKEUP_ENABLE_LSB) & GPIO_PIN4_WAKEUP_ENABLE_MASK)
#define GPIO_PIN4_INT_TYPE_MSB                   9
#define GPIO_PIN4_INT_TYPE_LSB                   7
#define GPIO_PIN4_INT_TYPE_MASK                  0x00000380
#define GPIO_PIN4_INT_TYPE_GET(x)                (((x) & GPIO_PIN4_INT_TYPE_MASK) >> GPIO_PIN4_INT_TYPE_LSB)
#define GPIO_PIN4_INT_TYPE_SET(x)                (((x) << GPIO_PIN4_INT_TYPE_LSB) & GPIO_PIN4_INT_TYPE_MASK)
#define GPIO_PIN4_PAD_DRIVER_MSB                 2
#define GPIO_PIN4_PAD_DRIVER_LSB                 2
#define GPIO_PIN4_PAD_DRIVER_MASK                0x00000004
#define GPIO_PIN4_PAD_DRIVER_GET(x)              (((x) & GPIO_PIN4_PAD_DRIVER_MASK) >> GPIO_PIN4_PAD_DRIVER_LSB)
#define GPIO_PIN4_PAD_DRIVER_SET(x)              (((x) << GPIO_PIN4_PAD_DRIVER_LSB) & GPIO_PIN4_PAD_DRIVER_MASK)
#define GPIO_PIN4_SOURCE_MSB                     0
#define GPIO_PIN4_SOURCE_LSB                     0
#define GPIO_PIN4_SOURCE_MASK                    0x00000001
#define GPIO_PIN4_SOURCE_GET(x)                  (((x) & GPIO_PIN4_SOURCE_MASK) >> GPIO_PIN4_SOURCE_LSB)
#define GPIO_PIN4_SOURCE_SET(x)                  (((x) << GPIO_PIN4_SOURCE_LSB) & GPIO_PIN4_SOURCE_MASK)

#define GPIO_PIN5_ADDRESS                        0x0000003c
#define GPIO_PIN5_OFFSET                         0x0000003c
#define GPIO_PIN5_CONFIG_MSB                     12
#define GPIO_PIN5_CONFIG_LSB                     11
#define GPIO_PIN5_CONFIG_MASK                    0x00001800
#define GPIO_PIN5_CONFIG_GET(x)                  (((x) & GPIO_PIN5_CONFIG_MASK) >> GPIO_PIN5_CONFIG_LSB)
#define GPIO_PIN5_CONFIG_SET(x)                  (((x) << GPIO_PIN5_CONFIG_LSB) & GPIO_PIN5_CONFIG_MASK)
#define GPIO_PIN5_WAKEUP_ENABLE_MSB              10
#define GPIO_PIN5_WAKEUP_ENABLE_LSB              10
#define GPIO_PIN5_WAKEUP_ENABLE_MASK             0x00000400
#define GPIO_PIN5_WAKEUP_ENABLE_GET(x)           (((x) & GPIO_PIN5_WAKEUP_ENABLE_MASK) >> GPIO_PIN5_WAKEUP_ENABLE_LSB)
#define GPIO_PIN5_WAKEUP_ENABLE_SET(x)           (((x) << GPIO_PIN5_WAKEUP_ENABLE_LSB) & GPIO_PIN5_WAKEUP_ENABLE_MASK)
#define GPIO_PIN5_INT_TYPE_MSB                   9
#define GPIO_PIN5_INT_TYPE_LSB                   7
#define GPIO_PIN5_INT_TYPE_MASK                  0x00000380
#define GPIO_PIN5_INT_TYPE_GET(x)                (((x) & GPIO_PIN5_INT_TYPE_MASK) >> GPIO_PIN5_INT_TYPE_LSB)
#define GPIO_PIN5_INT_TYPE_SET(x)                (((x) << GPIO_PIN5_INT_TYPE_LSB) & GPIO_PIN5_INT_TYPE_MASK)
#define GPIO_PIN5_PAD_DRIVER_MSB                 2
#define GPIO_PIN5_PAD_DRIVER_LSB                 2
#define GPIO_PIN5_PAD_DRIVER_MASK                0x00000004
#define GPIO_PIN5_PAD_DRIVER_GET(x)              (((x) & GPIO_PIN5_PAD_DRIVER_MASK) >> GPIO_PIN5_PAD_DRIVER_LSB)
#define GPIO_PIN5_PAD_DRIVER_SET(x)              (((x) << GPIO_PIN5_PAD_DRIVER_LSB) & GPIO_PIN5_PAD_DRIVER_MASK)
#define GPIO_PIN5_SOURCE_MSB                     0
#define GPIO_PIN5_SOURCE_LSB                     0
#define GPIO_PIN5_SOURCE_MASK                    0x00000001
#define GPIO_PIN5_SOURCE_GET(x)                  (((x) & GPIO_PIN5_SOURCE_MASK) >> GPIO_PIN5_SOURCE_LSB)
#define GPIO_PIN5_SOURCE_SET(x)                  (((x) << GPIO_PIN5_SOURCE_LSB) & GPIO_PIN5_SOURCE_MASK)

#define GPIO_PIN6_ADDRESS                        0x00000040
#define GPIO_PIN6_OFFSET                         0x00000040
#define GPIO_PIN6_CONFIG_MSB                     12
#define GPIO_PIN6_CONFIG_LSB                     11
#define GPIO_PIN6_CONFIG_MASK                    0x00001800
#define GPIO_PIN6_CONFIG_GET(x)                  (((x) & GPIO_PIN6_CONFIG_MASK) >> GPIO_PIN6_CONFIG_LSB)
#define GPIO_PIN6_CONFIG_SET(x)                  (((x) << GPIO_PIN6_CONFIG_LSB) & GPIO_PIN6_CONFIG_MASK)
#define GPIO_PIN6_WAKEUP_ENABLE_MSB              10
#define GPIO_PIN6_WAKEUP_ENABLE_LSB              10
#define GPIO_PIN6_WAKEUP_ENABLE_MASK             0x00000400
#define GPIO_PIN6_WAKEUP_ENABLE_GET(x)           (((x) & GPIO_PIN6_WAKEUP_ENABLE_MASK) >> GPIO_PIN6_WAKEUP_ENABLE_LSB)
#define GPIO_PIN6_WAKEUP_ENABLE_SET(x)           (((x) << GPIO_PIN6_WAKEUP_ENABLE_LSB) & GPIO_PIN6_WAKEUP_ENABLE_MASK)
#define GPIO_PIN6_INT_TYPE_MSB                   9
#define GPIO_PIN6_INT_TYPE_LSB                   7
#define GPIO_PIN6_INT_TYPE_MASK                  0x00000380
#define GPIO_PIN6_INT_TYPE_GET(x)                (((x) & GPIO_PIN6_INT_TYPE_MASK) >> GPIO_PIN6_INT_TYPE_LSB)
#define GPIO_PIN6_INT_TYPE_SET(x)                (((x) << GPIO_PIN6_INT_TYPE_LSB) & GPIO_PIN6_INT_TYPE_MASK)
#define GPIO_PIN6_PAD_DRIVER_MSB                 2
#define GPIO_PIN6_PAD_DRIVER_LSB                 2
#define GPIO_PIN6_PAD_DRIVER_MASK                0x00000004
#define GPIO_PIN6_PAD_DRIVER_GET(x)              (((x) & GPIO_PIN6_PAD_DRIVER_MASK) >> GPIO_PIN6_PAD_DRIVER_LSB)
#define GPIO_PIN6_PAD_DRIVER_SET(x)              (((x) << GPIO_PIN6_PAD_DRIVER_LSB) & GPIO_PIN6_PAD_DRIVER_MASK)
#define GPIO_PIN6_SOURCE_MSB                     0
#define GPIO_PIN6_SOURCE_LSB                     0
#define GPIO_PIN6_SOURCE_MASK                    0x00000001
#define GPIO_PIN6_SOURCE_GET(x)                  (((x) & GPIO_PIN6_SOURCE_MASK) >> GPIO_PIN6_SOURCE_LSB)
#define GPIO_PIN6_SOURCE_SET(x)                  (((x) << GPIO_PIN6_SOURCE_LSB) & GPIO_PIN6_SOURCE_MASK)

#define GPIO_PIN7_ADDRESS                        0x00000044
#define GPIO_PIN7_OFFSET                         0x00000044
#define GPIO_PIN7_CONFIG_MSB                     12
#define GPIO_PIN7_CONFIG_LSB                     11
#define GPIO_PIN7_CONFIG_MASK                    0x00001800
#define GPIO_PIN7_CONFIG_GET(x)                  (((x) & GPIO_PIN7_CONFIG_MASK) >> GPIO_PIN7_CONFIG_LSB)
#define GPIO_PIN7_CONFIG_SET(x)                  (((x) << GPIO_PIN7_CONFIG_LSB) & GPIO_PIN7_CONFIG_MASK)
#define GPIO_PIN7_WAKEUP_ENABLE_MSB              10
#define GPIO_PIN7_WAKEUP_ENABLE_LSB              10
#define GPIO_PIN7_WAKEUP_ENABLE_MASK             0x00000400
#define GPIO_PIN7_WAKEUP_ENABLE_GET(x)           (((x) & GPIO_PIN7_WAKEUP_ENABLE_MASK) >> GPIO_PIN7_WAKEUP_ENABLE_LSB)
#define GPIO_PIN7_WAKEUP_ENABLE_SET(x)           (((x) << GPIO_PIN7_WAKEUP_ENABLE_LSB) & GPIO_PIN7_WAKEUP_ENABLE_MASK)
#define GPIO_PIN7_INT_TYPE_MSB                   9
#define GPIO_PIN7_INT_TYPE_LSB                   7
#define GPIO_PIN7_INT_TYPE_MASK                  0x00000380
#define GPIO_PIN7_INT_TYPE_GET(x)                (((x) & GPIO_PIN7_INT_TYPE_MASK) >> GPIO_PIN7_INT_TYPE_LSB)
#define GPIO_PIN7_INT_TYPE_SET(x)                (((x) << GPIO_PIN7_INT_TYPE_LSB) & GPIO_PIN7_INT_TYPE_MASK)
#define GPIO_PIN7_PAD_DRIVER_MSB                 2
#define GPIO_PIN7_PAD_DRIVER_LSB                 2
#define GPIO_PIN7_PAD_DRIVER_MASK                0x00000004
#define GPIO_PIN7_PAD_DRIVER_GET(x)              (((x) & GPIO_PIN7_PAD_DRIVER_MASK) >> GPIO_PIN7_PAD_DRIVER_LSB)
#define GPIO_PIN7_PAD_DRIVER_SET(x)              (((x) << GPIO_PIN7_PAD_DRIVER_LSB) & GPIO_PIN7_PAD_DRIVER_MASK)
#define GPIO_PIN7_SOURCE_MSB                     0
#define GPIO_PIN7_SOURCE_LSB                     0
#define GPIO_PIN7_SOURCE_MASK                    0x00000001
#define GPIO_PIN7_SOURCE_GET(x)                  (((x) & GPIO_PIN7_SOURCE_MASK) >> GPIO_PIN7_SOURCE_LSB)
#define GPIO_PIN7_SOURCE_SET(x)                  (((x) << GPIO_PIN7_SOURCE_LSB) & GPIO_PIN7_SOURCE_MASK)

#define GPIO_PIN8_ADDRESS                        0x00000048
#define GPIO_PIN8_OFFSET                         0x00000048
#define GPIO_PIN8_CONFIG_MSB                     12
#define GPIO_PIN8_CONFIG_LSB                     11
#define GPIO_PIN8_CONFIG_MASK                    0x00001800
#define GPIO_PIN8_CONFIG_GET(x)                  (((x) & GPIO_PIN8_CONFIG_MASK) >> GPIO_PIN8_CONFIG_LSB)
#define GPIO_PIN8_CONFIG_SET(x)                  (((x) << GPIO_PIN8_CONFIG_LSB) & GPIO_PIN8_CONFIG_MASK)
#define GPIO_PIN8_WAKEUP_ENABLE_MSB              10
#define GPIO_PIN8_WAKEUP_ENABLE_LSB              10
#define GPIO_PIN8_WAKEUP_ENABLE_MASK             0x00000400
#define GPIO_PIN8_WAKEUP_ENABLE_GET(x)           (((x) & GPIO_PIN8_WAKEUP_ENABLE_MASK) >> GPIO_PIN8_WAKEUP_ENABLE_LSB)
#define GPIO_PIN8_WAKEUP_ENABLE_SET(x)           (((x) << GPIO_PIN8_WAKEUP_ENABLE_LSB) & GPIO_PIN8_WAKEUP_ENABLE_MASK)
#define GPIO_PIN8_INT_TYPE_MSB                   9
#define GPIO_PIN8_INT_TYPE_LSB                   7
#define GPIO_PIN8_INT_TYPE_MASK                  0x00000380
#define GPIO_PIN8_INT_TYPE_GET(x)                (((x) & GPIO_PIN8_INT_TYPE_MASK) >> GPIO_PIN8_INT_TYPE_LSB)
#define GPIO_PIN8_INT_TYPE_SET(x)                (((x) << GPIO_PIN8_INT_TYPE_LSB) & GPIO_PIN8_INT_TYPE_MASK)
#define GPIO_PIN8_PAD_DRIVER_MSB                 2
#define GPIO_PIN8_PAD_DRIVER_LSB                 2
#define GPIO_PIN8_PAD_DRIVER_MASK                0x00000004
#define GPIO_PIN8_PAD_DRIVER_GET(x)              (((x) & GPIO_PIN8_PAD_DRIVER_MASK) >> GPIO_PIN8_PAD_DRIVER_LSB)
#define GPIO_PIN8_PAD_DRIVER_SET(x)              (((x) << GPIO_PIN8_PAD_DRIVER_LSB) & GPIO_PIN8_PAD_DRIVER_MASK)
#define GPIO_PIN8_SOURCE_MSB                     0
#define GPIO_PIN8_SOURCE_LSB                     0
#define GPIO_PIN8_SOURCE_MASK                    0x00000001
#define GPIO_PIN8_SOURCE_GET(x)                  (((x) & GPIO_PIN8_SOURCE_MASK) >> GPIO_PIN8_SOURCE_LSB)
#define GPIO_PIN8_SOURCE_SET(x)                  (((x) << GPIO_PIN8_SOURCE_LSB) & GPIO_PIN8_SOURCE_MASK)

#define GPIO_PIN9_ADDRESS                        0x0000004c
#define GPIO_PIN9_OFFSET                         0x0000004c
#define GPIO_PIN9_CONFIG_MSB                     12
#define GPIO_PIN9_CONFIG_LSB                     11
#define GPIO_PIN9_CONFIG_MASK                    0x00001800
#define GPIO_PIN9_CONFIG_GET(x)                  (((x) & GPIO_PIN9_CONFIG_MASK) >> GPIO_PIN9_CONFIG_LSB)
#define GPIO_PIN9_CONFIG_SET(x)                  (((x) << GPIO_PIN9_CONFIG_LSB) & GPIO_PIN9_CONFIG_MASK)
#define GPIO_PIN9_WAKEUP_ENABLE_MSB              10
#define GPIO_PIN9_WAKEUP_ENABLE_LSB              10
#define GPIO_PIN9_WAKEUP_ENABLE_MASK             0x00000400
#define GPIO_PIN9_WAKEUP_ENABLE_GET(x)           (((x) & GPIO_PIN9_WAKEUP_ENABLE_MASK) >> GPIO_PIN9_WAKEUP_ENABLE_LSB)
#define GPIO_PIN9_WAKEUP_ENABLE_SET(x)           (((x) << GPIO_PIN9_WAKEUP_ENABLE_LSB) & GPIO_PIN9_WAKEUP_ENABLE_MASK)
#define GPIO_PIN9_INT_TYPE_MSB                   9
#define GPIO_PIN9_INT_TYPE_LSB                   7
#define GPIO_PIN9_INT_TYPE_MASK                  0x00000380
#define GPIO_PIN9_INT_TYPE_GET(x)                (((x) & GPIO_PIN9_INT_TYPE_MASK) >> GPIO_PIN9_INT_TYPE_LSB)
#define GPIO_PIN9_INT_TYPE_SET(x)                (((x) << GPIO_PIN9_INT_TYPE_LSB) & GPIO_PIN9_INT_TYPE_MASK)
#define GPIO_PIN9_PAD_DRIVER_MSB                 2
#define GPIO_PIN9_PAD_DRIVER_LSB                 2
#define GPIO_PIN9_PAD_DRIVER_MASK                0x00000004
#define GPIO_PIN9_PAD_DRIVER_GET(x)              (((x) & GPIO_PIN9_PAD_DRIVER_MASK) >> GPIO_PIN9_PAD_DRIVER_LSB)
#define GPIO_PIN9_PAD_DRIVER_SET(x)              (((x) << GPIO_PIN9_PAD_DRIVER_LSB) & GPIO_PIN9_PAD_DRIVER_MASK)
#define GPIO_PIN9_SOURCE_MSB                     0
#define GPIO_PIN9_SOURCE_LSB                     0
#define GPIO_PIN9_SOURCE_MASK                    0x00000001
#define GPIO_PIN9_SOURCE_GET(x)                  (((x) & GPIO_PIN9_SOURCE_MASK) >> GPIO_PIN9_SOURCE_LSB)
#define GPIO_PIN9_SOURCE_SET(x)                  (((x) << GPIO_PIN9_SOURCE_LSB) & GPIO_PIN9_SOURCE_MASK)

#define GPIO_PIN10_ADDRESS                       0x00000050
#define GPIO_PIN10_OFFSET                        0x00000050
#define GPIO_PIN10_CONFIG_MSB                    12
#define GPIO_PIN10_CONFIG_LSB                    11
#define GPIO_PIN10_CONFIG_MASK                   0x00001800
#define GPIO_PIN10_CONFIG_GET(x)                 (((x) & GPIO_PIN10_CONFIG_MASK) >> GPIO_PIN10_CONFIG_LSB)
#define GPIO_PIN10_CONFIG_SET(x)                 (((x) << GPIO_PIN10_CONFIG_LSB) & GPIO_PIN10_CONFIG_MASK)
#define GPIO_PIN10_WAKEUP_ENABLE_MSB             10
#define GPIO_PIN10_WAKEUP_ENABLE_LSB             10
#define GPIO_PIN10_WAKEUP_ENABLE_MASK            0x00000400
#define GPIO_PIN10_WAKEUP_ENABLE_GET(x)          (((x) & GPIO_PIN10_WAKEUP_ENABLE_MASK) >> GPIO_PIN10_WAKEUP_ENABLE_LSB)
#define GPIO_PIN10_WAKEUP_ENABLE_SET(x)          (((x) << GPIO_PIN10_WAKEUP_ENABLE_LSB) & GPIO_PIN10_WAKEUP_ENABLE_MASK)
#define GPIO_PIN10_INT_TYPE_MSB                  9
#define GPIO_PIN10_INT_TYPE_LSB                  7
#define GPIO_PIN10_INT_TYPE_MASK                 0x00000380
#define GPIO_PIN10_INT_TYPE_GET(x)               (((x) & GPIO_PIN10_INT_TYPE_MASK) >> GPIO_PIN10_INT_TYPE_LSB)
#define GPIO_PIN10_INT_TYPE_SET(x)               (((x) << GPIO_PIN10_INT_TYPE_LSB) & GPIO_PIN10_INT_TYPE_MASK)
#define GPIO_PIN10_PAD_DRIVER_MSB                2
#define GPIO_PIN10_PAD_DRIVER_LSB                2
#define GPIO_PIN10_PAD_DRIVER_MASK               0x00000004
#define GPIO_PIN10_PAD_DRIVER_GET(x)             (((x) & GPIO_PIN10_PAD_DRIVER_MASK) >> GPIO_PIN10_PAD_DRIVER_LSB)
#define GPIO_PIN10_PAD_DRIVER_SET(x)             (((x) << GPIO_PIN10_PAD_DRIVER_LSB) & GPIO_PIN10_PAD_DRIVER_MASK)
#define GPIO_PIN10_SOURCE_MSB                    0
#define GPIO_PIN10_SOURCE_LSB                    0
#define GPIO_PIN10_SOURCE_MASK                   0x00000001
#define GPIO_PIN10_SOURCE_GET(x)                 (((x) & GPIO_PIN10_SOURCE_MASK) >> GPIO_PIN10_SOURCE_LSB)
#define GPIO_PIN10_SOURCE_SET(x)                 (((x) << GPIO_PIN10_SOURCE_LSB) & GPIO_PIN10_SOURCE_MASK)

#define GPIO_PIN11_ADDRESS                       0x00000054
#define GPIO_PIN11_OFFSET                        0x00000054
#define GPIO_PIN11_CONFIG_MSB                    12
#define GPIO_PIN11_CONFIG_LSB                    11
#define GPIO_PIN11_CONFIG_MASK                   0x00001800
#define GPIO_PIN11_CONFIG_GET(x)                 (((x) & GPIO_PIN11_CONFIG_MASK) >> GPIO_PIN11_CONFIG_LSB)
#define GPIO_PIN11_CONFIG_SET(x)                 (((x) << GPIO_PIN11_CONFIG_LSB) & GPIO_PIN11_CONFIG_MASK)
#define GPIO_PIN11_WAKEUP_ENABLE_MSB             10
#define GPIO_PIN11_WAKEUP_ENABLE_LSB             10
#define GPIO_PIN11_WAKEUP_ENABLE_MASK            0x00000400
#define GPIO_PIN11_WAKEUP_ENABLE_GET(x)          (((x) & GPIO_PIN11_WAKEUP_ENABLE_MASK) >> GPIO_PIN11_WAKEUP_ENABLE_LSB)
#define GPIO_PIN11_WAKEUP_ENABLE_SET(x)          (((x) << GPIO_PIN11_WAKEUP_ENABLE_LSB) & GPIO_PIN11_WAKEUP_ENABLE_MASK)
#define GPIO_PIN11_INT_TYPE_MSB                  9
#define GPIO_PIN11_INT_TYPE_LSB                  7
#define GPIO_PIN11_INT_TYPE_MASK                 0x00000380
#define GPIO_PIN11_INT_TYPE_GET(x)               (((x) & GPIO_PIN11_INT_TYPE_MASK) >> GPIO_PIN11_INT_TYPE_LSB)
#define GPIO_PIN11_INT_TYPE_SET(x)               (((x) << GPIO_PIN11_INT_TYPE_LSB) & GPIO_PIN11_INT_TYPE_MASK)
#define GPIO_PIN11_PAD_DRIVER_MSB                2
#define GPIO_PIN11_PAD_DRIVER_LSB                2
#define GPIO_PIN11_PAD_DRIVER_MASK               0x00000004
#define GPIO_PIN11_PAD_DRIVER_GET(x)             (((x) & GPIO_PIN11_PAD_DRIVER_MASK) >> GPIO_PIN11_PAD_DRIVER_LSB)
#define GPIO_PIN11_PAD_DRIVER_SET(x)             (((x) << GPIO_PIN11_PAD_DRIVER_LSB) & GPIO_PIN11_PAD_DRIVER_MASK)
#define GPIO_PIN11_SOURCE_MSB                    0
#define GPIO_PIN11_SOURCE_LSB                    0
#define GPIO_PIN11_SOURCE_MASK                   0x00000001
#define GPIO_PIN11_SOURCE_GET(x)                 (((x) & GPIO_PIN11_SOURCE_MASK) >> GPIO_PIN11_SOURCE_LSB)
#define GPIO_PIN11_SOURCE_SET(x)                 (((x) << GPIO_PIN11_SOURCE_LSB) & GPIO_PIN11_SOURCE_MASK)

#define GPIO_PIN12_ADDRESS                       0x00000058
#define GPIO_PIN12_OFFSET                        0x00000058
#define GPIO_PIN12_CONFIG_MSB                    12
#define GPIO_PIN12_CONFIG_LSB                    11
#define GPIO_PIN12_CONFIG_MASK                   0x00001800
#define GPIO_PIN12_CONFIG_GET(x)                 (((x) & GPIO_PIN12_CONFIG_MASK) >> GPIO_PIN12_CONFIG_LSB)
#define GPIO_PIN12_CONFIG_SET(x)                 (((x) << GPIO_PIN12_CONFIG_LSB) & GPIO_PIN12_CONFIG_MASK)
#define GPIO_PIN12_WAKEUP_ENABLE_MSB             10
#define GPIO_PIN12_WAKEUP_ENABLE_LSB             10
#define GPIO_PIN12_WAKEUP_ENABLE_MASK            0x00000400
#define GPIO_PIN12_WAKEUP_ENABLE_GET(x)          (((x) & GPIO_PIN12_WAKEUP_ENABLE_MASK) >> GPIO_PIN12_WAKEUP_ENABLE_LSB)
#define GPIO_PIN12_WAKEUP_ENABLE_SET(x)          (((x) << GPIO_PIN12_WAKEUP_ENABLE_LSB) & GPIO_PIN12_WAKEUP_ENABLE_MASK)
#define GPIO_PIN12_INT_TYPE_MSB                  9
#define GPIO_PIN12_INT_TYPE_LSB                  7
#define GPIO_PIN12_INT_TYPE_MASK                 0x00000380
#define GPIO_PIN12_INT_TYPE_GET(x)               (((x) & GPIO_PIN12_INT_TYPE_MASK) >> GPIO_PIN12_INT_TYPE_LSB)
#define GPIO_PIN12_INT_TYPE_SET(x)               (((x) << GPIO_PIN12_INT_TYPE_LSB) & GPIO_PIN12_INT_TYPE_MASK)
#define GPIO_PIN12_PAD_DRIVER_MSB                2
#define GPIO_PIN12_PAD_DRIVER_LSB                2
#define GPIO_PIN12_PAD_DRIVER_MASK               0x00000004
#define GPIO_PIN12_PAD_DRIVER_GET(x)             (((x) & GPIO_PIN12_PAD_DRIVER_MASK) >> GPIO_PIN12_PAD_DRIVER_LSB)
#define GPIO_PIN12_PAD_DRIVER_SET(x)             (((x) << GPIO_PIN12_PAD_DRIVER_LSB) & GPIO_PIN12_PAD_DRIVER_MASK)
#define GPIO_PIN12_SOURCE_MSB                    0
#define GPIO_PIN12_SOURCE_LSB                    0
#define GPIO_PIN12_SOURCE_MASK                   0x00000001
#define GPIO_PIN12_SOURCE_GET(x)                 (((x) & GPIO_PIN12_SOURCE_MASK) >> GPIO_PIN12_SOURCE_LSB)
#define GPIO_PIN12_SOURCE_SET(x)                 (((x) << GPIO_PIN12_SOURCE_LSB) & GPIO_PIN12_SOURCE_MASK)

#define GPIO_PIN13_ADDRESS                       0x0000005c
#define GPIO_PIN13_OFFSET                        0x0000005c
#define GPIO_PIN13_CONFIG_MSB                    12
#define GPIO_PIN13_CONFIG_LSB                    11
#define GPIO_PIN13_CONFIG_MASK                   0x00001800
#define GPIO_PIN13_CONFIG_GET(x)                 (((x) & GPIO_PIN13_CONFIG_MASK) >> GPIO_PIN13_CONFIG_LSB)
#define GPIO_PIN13_CONFIG_SET(x)                 (((x) << GPIO_PIN13_CONFIG_LSB) & GPIO_PIN13_CONFIG_MASK)
#define GPIO_PIN13_WAKEUP_ENABLE_MSB             10
#define GPIO_PIN13_WAKEUP_ENABLE_LSB             10
#define GPIO_PIN13_WAKEUP_ENABLE_MASK            0x00000400
#define GPIO_PIN13_WAKEUP_ENABLE_GET(x)          (((x) & GPIO_PIN13_WAKEUP_ENABLE_MASK) >> GPIO_PIN13_WAKEUP_ENABLE_LSB)
#define GPIO_PIN13_WAKEUP_ENABLE_SET(x)          (((x) << GPIO_PIN13_WAKEUP_ENABLE_LSB) & GPIO_PIN13_WAKEUP_ENABLE_MASK)
#define GPIO_PIN13_INT_TYPE_MSB                  9
#define GPIO_PIN13_INT_TYPE_LSB                  7
#define GPIO_PIN13_INT_TYPE_MASK                 0x00000380
#define GPIO_PIN13_INT_TYPE_GET(x)               (((x) & GPIO_PIN13_INT_TYPE_MASK) >> GPIO_PIN13_INT_TYPE_LSB)
#define GPIO_PIN13_INT_TYPE_SET(x)               (((x) << GPIO_PIN13_INT_TYPE_LSB) & GPIO_PIN13_INT_TYPE_MASK)
#define GPIO_PIN13_PAD_DRIVER_MSB                2
#define GPIO_PIN13_PAD_DRIVER_LSB                2
#define GPIO_PIN13_PAD_DRIVER_MASK               0x00000004
#define GPIO_PIN13_PAD_DRIVER_GET(x)             (((x) & GPIO_PIN13_PAD_DRIVER_MASK) >> GPIO_PIN13_PAD_DRIVER_LSB)
#define GPIO_PIN13_PAD_DRIVER_SET(x)             (((x) << GPIO_PIN13_PAD_DRIVER_LSB) & GPIO_PIN13_PAD_DRIVER_MASK)
#define GPIO_PIN13_SOURCE_MSB                    0
#define GPIO_PIN13_SOURCE_LSB                    0
#define GPIO_PIN13_SOURCE_MASK                   0x00000001
#define GPIO_PIN13_SOURCE_GET(x)                 (((x) & GPIO_PIN13_SOURCE_MASK) >> GPIO_PIN13_SOURCE_LSB)
#define GPIO_PIN13_SOURCE_SET(x)                 (((x) << GPIO_PIN13_SOURCE_LSB) & GPIO_PIN13_SOURCE_MASK)

#define GPIO_PIN14_ADDRESS                       0x00000060
#define GPIO_PIN14_OFFSET                        0x00000060
#define GPIO_PIN14_CONFIG_MSB                    12
#define GPIO_PIN14_CONFIG_LSB                    11
#define GPIO_PIN14_CONFIG_MASK                   0x00001800
#define GPIO_PIN14_CONFIG_GET(x)                 (((x) & GPIO_PIN14_CONFIG_MASK) >> GPIO_PIN14_CONFIG_LSB)
#define GPIO_PIN14_CONFIG_SET(x)                 (((x) << GPIO_PIN14_CONFIG_LSB) & GPIO_PIN14_CONFIG_MASK)
#define GPIO_PIN14_WAKEUP_ENABLE_MSB             10
#define GPIO_PIN14_WAKEUP_ENABLE_LSB             10
#define GPIO_PIN14_WAKEUP_ENABLE_MASK            0x00000400
#define GPIO_PIN14_WAKEUP_ENABLE_GET(x)          (((x) & GPIO_PIN14_WAKEUP_ENABLE_MASK) >> GPIO_PIN14_WAKEUP_ENABLE_LSB)
#define GPIO_PIN14_WAKEUP_ENABLE_SET(x)          (((x) << GPIO_PIN14_WAKEUP_ENABLE_LSB) & GPIO_PIN14_WAKEUP_ENABLE_MASK)
#define GPIO_PIN14_INT_TYPE_MSB                  9
#define GPIO_PIN14_INT_TYPE_LSB                  7
#define GPIO_PIN14_INT_TYPE_MASK                 0x00000380
#define GPIO_PIN14_INT_TYPE_GET(x)               (((x) & GPIO_PIN14_INT_TYPE_MASK) >> GPIO_PIN14_INT_TYPE_LSB)
#define GPIO_PIN14_INT_TYPE_SET(x)               (((x) << GPIO_PIN14_INT_TYPE_LSB) & GPIO_PIN14_INT_TYPE_MASK)
#define GPIO_PIN14_PAD_DRIVER_MSB                2
#define GPIO_PIN14_PAD_DRIVER_LSB                2
#define GPIO_PIN14_PAD_DRIVER_MASK               0x00000004
#define GPIO_PIN14_PAD_DRIVER_GET(x)             (((x) & GPIO_PIN14_PAD_DRIVER_MASK) >> GPIO_PIN14_PAD_DRIVER_LSB)
#define GPIO_PIN14_PAD_DRIVER_SET(x)             (((x) << GPIO_PIN14_PAD_DRIVER_LSB) & GPIO_PIN14_PAD_DRIVER_MASK)
#define GPIO_PIN14_SOURCE_MSB                    0
#define GPIO_PIN14_SOURCE_LSB                    0
#define GPIO_PIN14_SOURCE_MASK                   0x00000001
#define GPIO_PIN14_SOURCE_GET(x)                 (((x) & GPIO_PIN14_SOURCE_MASK) >> GPIO_PIN14_SOURCE_LSB)
#define GPIO_PIN14_SOURCE_SET(x)                 (((x) << GPIO_PIN14_SOURCE_LSB) & GPIO_PIN14_SOURCE_MASK)

#define GPIO_PIN15_ADDRESS                       0x00000064
#define GPIO_PIN15_OFFSET                        0x00000064
#define GPIO_PIN15_CONFIG_MSB                    12
#define GPIO_PIN15_CONFIG_LSB                    11
#define GPIO_PIN15_CONFIG_MASK                   0x00001800
#define GPIO_PIN15_CONFIG_GET(x)                 (((x) & GPIO_PIN15_CONFIG_MASK) >> GPIO_PIN15_CONFIG_LSB)
#define GPIO_PIN15_CONFIG_SET(x)                 (((x) << GPIO_PIN15_CONFIG_LSB) & GPIO_PIN15_CONFIG_MASK)
#define GPIO_PIN15_WAKEUP_ENABLE_MSB             10
#define GPIO_PIN15_WAKEUP_ENABLE_LSB             10
#define GPIO_PIN15_WAKEUP_ENABLE_MASK            0x00000400
#define GPIO_PIN15_WAKEUP_ENABLE_GET(x)          (((x) & GPIO_PIN15_WAKEUP_ENABLE_MASK) >> GPIO_PIN15_WAKEUP_ENABLE_LSB)
#define GPIO_PIN15_WAKEUP_ENABLE_SET(x)          (((x) << GPIO_PIN15_WAKEUP_ENABLE_LSB) & GPIO_PIN15_WAKEUP_ENABLE_MASK)
#define GPIO_PIN15_INT_TYPE_MSB                  9
#define GPIO_PIN15_INT_TYPE_LSB                  7
#define GPIO_PIN15_INT_TYPE_MASK                 0x00000380
#define GPIO_PIN15_INT_TYPE_GET(x)               (((x) & GPIO_PIN15_INT_TYPE_MASK) >> GPIO_PIN15_INT_TYPE_LSB)
#define GPIO_PIN15_INT_TYPE_SET(x)               (((x) << GPIO_PIN15_INT_TYPE_LSB) & GPIO_PIN15_INT_TYPE_MASK)
#define GPIO_PIN15_PAD_DRIVER_MSB                2
#define GPIO_PIN15_PAD_DRIVER_LSB                2
#define GPIO_PIN15_PAD_DRIVER_MASK               0x00000004
#define GPIO_PIN15_PAD_DRIVER_GET(x)             (((x) & GPIO_PIN15_PAD_DRIVER_MASK) >> GPIO_PIN15_PAD_DRIVER_LSB)
#define GPIO_PIN15_PAD_DRIVER_SET(x)             (((x) << GPIO_PIN15_PAD_DRIVER_LSB) & GPIO_PIN15_PAD_DRIVER_MASK)
#define GPIO_PIN15_SOURCE_MSB                    0
#define GPIO_PIN15_SOURCE_LSB                    0
#define GPIO_PIN15_SOURCE_MASK                   0x00000001
#define GPIO_PIN15_SOURCE_GET(x)                 (((x) & GPIO_PIN15_SOURCE_MASK) >> GPIO_PIN15_SOURCE_LSB)
#define GPIO_PIN15_SOURCE_SET(x)                 (((x) << GPIO_PIN15_SOURCE_LSB) & GPIO_PIN15_SOURCE_MASK)

#define GPIO_PIN16_ADDRESS                       0x00000068
#define GPIO_PIN16_OFFSET                        0x00000068
#define GPIO_PIN16_CONFIG_MSB                    12
#define GPIO_PIN16_CONFIG_LSB                    11
#define GPIO_PIN16_CONFIG_MASK                   0x00001800
#define GPIO_PIN16_CONFIG_GET(x)                 (((x) & GPIO_PIN16_CONFIG_MASK) >> GPIO_PIN16_CONFIG_LSB)
#define GPIO_PIN16_CONFIG_SET(x)                 (((x) << GPIO_PIN16_CONFIG_LSB) & GPIO_PIN16_CONFIG_MASK)
#define GPIO_PIN16_WAKEUP_ENABLE_MSB             10
#define GPIO_PIN16_WAKEUP_ENABLE_LSB             10
#define GPIO_PIN16_WAKEUP_ENABLE_MASK            0x00000400
#define GPIO_PIN16_WAKEUP_ENABLE_GET(x)          (((x) & GPIO_PIN16_WAKEUP_ENABLE_MASK) >> GPIO_PIN16_WAKEUP_ENABLE_LSB)
#define GPIO_PIN16_WAKEUP_ENABLE_SET(x)          (((x) << GPIO_PIN16_WAKEUP_ENABLE_LSB) & GPIO_PIN16_WAKEUP_ENABLE_MASK)
#define GPIO_PIN16_INT_TYPE_MSB                  9
#define GPIO_PIN16_INT_TYPE_LSB                  7
#define GPIO_PIN16_INT_TYPE_MASK                 0x00000380
#define GPIO_PIN16_INT_TYPE_GET(x)               (((x) & GPIO_PIN16_INT_TYPE_MASK) >> GPIO_PIN16_INT_TYPE_LSB)
#define GPIO_PIN16_INT_TYPE_SET(x)               (((x) << GPIO_PIN16_INT_TYPE_LSB) & GPIO_PIN16_INT_TYPE_MASK)
#define GPIO_PIN16_PAD_DRIVER_MSB                2
#define GPIO_PIN16_PAD_DRIVER_LSB                2
#define GPIO_PIN16_PAD_DRIVER_MASK               0x00000004
#define GPIO_PIN16_PAD_DRIVER_GET(x)             (((x) & GPIO_PIN16_PAD_DRIVER_MASK) >> GPIO_PIN16_PAD_DRIVER_LSB)
#define GPIO_PIN16_PAD_DRIVER_SET(x)             (((x) << GPIO_PIN16_PAD_DRIVER_LSB) & GPIO_PIN16_PAD_DRIVER_MASK)
#define GPIO_PIN16_SOURCE_MSB                    0
#define GPIO_PIN16_SOURCE_LSB                    0
#define GPIO_PIN16_SOURCE_MASK                   0x00000001
#define GPIO_PIN16_SOURCE_GET(x)                 (((x) & GPIO_PIN16_SOURCE_MASK) >> GPIO_PIN16_SOURCE_LSB)
#define GPIO_PIN16_SOURCE_SET(x)                 (((x) << GPIO_PIN16_SOURCE_LSB) & GPIO_PIN16_SOURCE_MASK)

#define GPIO_PIN17_ADDRESS                       0x0000006c
#define GPIO_PIN17_OFFSET                        0x0000006c
#define GPIO_PIN17_CONFIG_MSB                    12
#define GPIO_PIN17_CONFIG_LSB                    11
#define GPIO_PIN17_CONFIG_MASK                   0x00001800
#define GPIO_PIN17_CONFIG_GET(x)                 (((x) & GPIO_PIN17_CONFIG_MASK) >> GPIO_PIN17_CONFIG_LSB)
#define GPIO_PIN17_CONFIG_SET(x)                 (((x) << GPIO_PIN17_CONFIG_LSB) & GPIO_PIN17_CONFIG_MASK)
#define GPIO_PIN17_WAKEUP_ENABLE_MSB             10
#define GPIO_PIN17_WAKEUP_ENABLE_LSB             10
#define GPIO_PIN17_WAKEUP_ENABLE_MASK            0x00000400
#define GPIO_PIN17_WAKEUP_ENABLE_GET(x)          (((x) & GPIO_PIN17_WAKEUP_ENABLE_MASK) >> GPIO_PIN17_WAKEUP_ENABLE_LSB)
#define GPIO_PIN17_WAKEUP_ENABLE_SET(x)          (((x) << GPIO_PIN17_WAKEUP_ENABLE_LSB) & GPIO_PIN17_WAKEUP_ENABLE_MASK)
#define GPIO_PIN17_INT_TYPE_MSB                  9
#define GPIO_PIN17_INT_TYPE_LSB                  7
#define GPIO_PIN17_INT_TYPE_MASK                 0x00000380
#define GPIO_PIN17_INT_TYPE_GET(x)               (((x) & GPIO_PIN17_INT_TYPE_MASK) >> GPIO_PIN17_INT_TYPE_LSB)
#define GPIO_PIN17_INT_TYPE_SET(x)               (((x) << GPIO_PIN17_INT_TYPE_LSB) & GPIO_PIN17_INT_TYPE_MASK)
#define GPIO_PIN17_PAD_DRIVER_MSB                2
#define GPIO_PIN17_PAD_DRIVER_LSB                2
#define GPIO_PIN17_PAD_DRIVER_MASK               0x00000004
#define GPIO_PIN17_PAD_DRIVER_GET(x)             (((x) & GPIO_PIN17_PAD_DRIVER_MASK) >> GPIO_PIN17_PAD_DRIVER_LSB)
#define GPIO_PIN17_PAD_DRIVER_SET(x)             (((x) << GPIO_PIN17_PAD_DRIVER_LSB) & GPIO_PIN17_PAD_DRIVER_MASK)
#define GPIO_PIN17_SOURCE_MSB                    0
#define GPIO_PIN17_SOURCE_LSB                    0
#define GPIO_PIN17_SOURCE_MASK                   0x00000001
#define GPIO_PIN17_SOURCE_GET(x)                 (((x) & GPIO_PIN17_SOURCE_MASK) >> GPIO_PIN17_SOURCE_LSB)
#define GPIO_PIN17_SOURCE_SET(x)                 (((x) << GPIO_PIN17_SOURCE_LSB) & GPIO_PIN17_SOURCE_MASK)

#define SDIO_PIN_ADDRESS                         0x00000070
#define SDIO_PIN_OFFSET                          0x00000070
#define SDIO_PIN_PAD_PULL_MSB                    3
#define SDIO_PIN_PAD_PULL_LSB                    2
#define SDIO_PIN_PAD_PULL_MASK                   0x0000000c
#define SDIO_PIN_PAD_PULL_GET(x)                 (((x) & SDIO_PIN_PAD_PULL_MASK) >> SDIO_PIN_PAD_PULL_LSB)
#define SDIO_PIN_PAD_PULL_SET(x)                 (((x) << SDIO_PIN_PAD_PULL_LSB) & SDIO_PIN_PAD_PULL_MASK)
#define SDIO_PIN_PAD_STRENGTH_MSB                1
#define SDIO_PIN_PAD_STRENGTH_LSB                0
#define SDIO_PIN_PAD_STRENGTH_MASK               0x00000003
#define SDIO_PIN_PAD_STRENGTH_GET(x)             (((x) & SDIO_PIN_PAD_STRENGTH_MASK) >> SDIO_PIN_PAD_STRENGTH_LSB)
#define SDIO_PIN_PAD_STRENGTH_SET(x)             (((x) << SDIO_PIN_PAD_STRENGTH_LSB) & SDIO_PIN_PAD_STRENGTH_MASK)

#define CLK_REQ_PIN_ADDRESS                      0x00000074
#define CLK_REQ_PIN_OFFSET                       0x00000074
#define CLK_REQ_PIN_ATE_OE_L_MSB                 4
#define CLK_REQ_PIN_ATE_OE_L_LSB                 4
#define CLK_REQ_PIN_ATE_OE_L_MASK                0x00000010
#define CLK_REQ_PIN_ATE_OE_L_GET(x)              (((x) & CLK_REQ_PIN_ATE_OE_L_MASK) >> CLK_REQ_PIN_ATE_OE_L_LSB)
#define CLK_REQ_PIN_ATE_OE_L_SET(x)              (((x) << CLK_REQ_PIN_ATE_OE_L_LSB) & CLK_REQ_PIN_ATE_OE_L_MASK)
#define CLK_REQ_PIN_PAD_PULL_MSB                 3
#define CLK_REQ_PIN_PAD_PULL_LSB                 2
#define CLK_REQ_PIN_PAD_PULL_MASK                0x0000000c
#define CLK_REQ_PIN_PAD_PULL_GET(x)              (((x) & CLK_REQ_PIN_PAD_PULL_MASK) >> CLK_REQ_PIN_PAD_PULL_LSB)
#define CLK_REQ_PIN_PAD_PULL_SET(x)              (((x) << CLK_REQ_PIN_PAD_PULL_LSB) & CLK_REQ_PIN_PAD_PULL_MASK)
#define CLK_REQ_PIN_PAD_STRENGTH_MSB             1
#define CLK_REQ_PIN_PAD_STRENGTH_LSB             0
#define CLK_REQ_PIN_PAD_STRENGTH_MASK            0x00000003
#define CLK_REQ_PIN_PAD_STRENGTH_GET(x)          (((x) & CLK_REQ_PIN_PAD_STRENGTH_MASK) >> CLK_REQ_PIN_PAD_STRENGTH_LSB)
#define CLK_REQ_PIN_PAD_STRENGTH_SET(x)          (((x) << CLK_REQ_PIN_PAD_STRENGTH_LSB) & CLK_REQ_PIN_PAD_STRENGTH_MASK)

#define SIGMA_DELTA_ADDRESS                      0x00000078
#define SIGMA_DELTA_OFFSET                       0x00000078
#define SIGMA_DELTA_ENABLE_MSB                   16
#define SIGMA_DELTA_ENABLE_LSB                   16
#define SIGMA_DELTA_ENABLE_MASK                  0x00010000
#define SIGMA_DELTA_ENABLE_GET(x)                (((x) & SIGMA_DELTA_ENABLE_MASK) >> SIGMA_DELTA_ENABLE_LSB)
#define SIGMA_DELTA_ENABLE_SET(x)                (((x) << SIGMA_DELTA_ENABLE_LSB) & SIGMA_DELTA_ENABLE_MASK)
#define SIGMA_DELTA_PRESCALAR_MSB                15
#define SIGMA_DELTA_PRESCALAR_LSB                8
#define SIGMA_DELTA_PRESCALAR_MASK               0x0000ff00
#define SIGMA_DELTA_PRESCALAR_GET(x)             (((x) & SIGMA_DELTA_PRESCALAR_MASK) >> SIGMA_DELTA_PRESCALAR_LSB)
#define SIGMA_DELTA_PRESCALAR_SET(x)             (((x) << SIGMA_DELTA_PRESCALAR_LSB) & SIGMA_DELTA_PRESCALAR_MASK)
#define SIGMA_DELTA_TARGET_MSB                   7
#define SIGMA_DELTA_TARGET_LSB                   0
#define SIGMA_DELTA_TARGET_MASK                  0x000000ff
#define SIGMA_DELTA_TARGET_GET(x)                (((x) & SIGMA_DELTA_TARGET_MASK) >> SIGMA_DELTA_TARGET_LSB)
#define SIGMA_DELTA_TARGET_SET(x)                (((x) << SIGMA_DELTA_TARGET_LSB) & SIGMA_DELTA_TARGET_MASK)

#define DEBUG_CONTROL_ADDRESS                    0x0000007c
#define DEBUG_CONTROL_OFFSET                     0x0000007c
#define DEBUG_CONTROL_OBS_OE_L_MSB               1
#define DEBUG_CONTROL_OBS_OE_L_LSB               1
#define DEBUG_CONTROL_OBS_OE_L_MASK              0x00000002
#define DEBUG_CONTROL_OBS_OE_L_GET(x)            (((x) & DEBUG_CONTROL_OBS_OE_L_MASK) >> DEBUG_CONTROL_OBS_OE_L_LSB)
#define DEBUG_CONTROL_OBS_OE_L_SET(x)            (((x) << DEBUG_CONTROL_OBS_OE_L_LSB) & DEBUG_CONTROL_OBS_OE_L_MASK)
#define DEBUG_CONTROL_ENABLE_MSB                 0
#define DEBUG_CONTROL_ENABLE_LSB                 0
#define DEBUG_CONTROL_ENABLE_MASK                0x00000001
#define DEBUG_CONTROL_ENABLE_GET(x)              (((x) & DEBUG_CONTROL_ENABLE_MASK) >> DEBUG_CONTROL_ENABLE_LSB)
#define DEBUG_CONTROL_ENABLE_SET(x)              (((x) << DEBUG_CONTROL_ENABLE_LSB) & DEBUG_CONTROL_ENABLE_MASK)

#define DEBUG_INPUT_SEL_ADDRESS                  0x00000080
#define DEBUG_INPUT_SEL_OFFSET                   0x00000080
#define DEBUG_INPUT_SEL_SRC_MSB                  3
#define DEBUG_INPUT_SEL_SRC_LSB                  0
#define DEBUG_INPUT_SEL_SRC_MASK                 0x0000000f
#define DEBUG_INPUT_SEL_SRC_GET(x)               (((x) & DEBUG_INPUT_SEL_SRC_MASK) >> DEBUG_INPUT_SEL_SRC_LSB)
#define DEBUG_INPUT_SEL_SRC_SET(x)               (((x) << DEBUG_INPUT_SEL_SRC_LSB) & DEBUG_INPUT_SEL_SRC_MASK)

#define DEBUG_OUT_ADDRESS                        0x00000084
#define DEBUG_OUT_OFFSET                         0x00000084
#define DEBUG_OUT_DATA_MSB                       17
#define DEBUG_OUT_DATA_LSB                       0
#define DEBUG_OUT_DATA_MASK                      0x0003ffff
#define DEBUG_OUT_DATA_GET(x)                    (((x) & DEBUG_OUT_DATA_MASK) >> DEBUG_OUT_DATA_LSB)
#define DEBUG_OUT_DATA_SET(x)                    (((x) << DEBUG_OUT_DATA_LSB) & DEBUG_OUT_DATA_MASK)

#define LA_CONTROL_ADDRESS                       0x00000088
#define LA_CONTROL_OFFSET                        0x00000088
#define LA_CONTROL_RUN_MSB                       1
#define LA_CONTROL_RUN_LSB                       1
#define LA_CONTROL_RUN_MASK                      0x00000002
#define LA_CONTROL_RUN_GET(x)                    (((x) & LA_CONTROL_RUN_MASK) >> LA_CONTROL_RUN_LSB)
#define LA_CONTROL_RUN_SET(x)                    (((x) << LA_CONTROL_RUN_LSB) & LA_CONTROL_RUN_MASK)
#define LA_CONTROL_TRIGGERED_MSB                 0
#define LA_CONTROL_TRIGGERED_LSB                 0
#define LA_CONTROL_TRIGGERED_MASK                0x00000001
#define LA_CONTROL_TRIGGERED_GET(x)              (((x) & LA_CONTROL_TRIGGERED_MASK) >> LA_CONTROL_TRIGGERED_LSB)
#define LA_CONTROL_TRIGGERED_SET(x)              (((x) << LA_CONTROL_TRIGGERED_LSB) & LA_CONTROL_TRIGGERED_MASK)

#define LA_CLOCK_ADDRESS                         0x0000008c
#define LA_CLOCK_OFFSET                          0x0000008c
#define LA_CLOCK_DIV_MSB                         7
#define LA_CLOCK_DIV_LSB                         0
#define LA_CLOCK_DIV_MASK                        0x000000ff
#define LA_CLOCK_DIV_GET(x)                      (((x) & LA_CLOCK_DIV_MASK) >> LA_CLOCK_DIV_LSB)
#define LA_CLOCK_DIV_SET(x)                      (((x) << LA_CLOCK_DIV_LSB) & LA_CLOCK_DIV_MASK)

#define LA_STATUS_ADDRESS                        0x00000090
#define LA_STATUS_OFFSET                         0x00000090
#define LA_STATUS_INTERRUPT_MSB                  0
#define LA_STATUS_INTERRUPT_LSB                  0
#define LA_STATUS_INTERRUPT_MASK                 0x00000001
#define LA_STATUS_INTERRUPT_GET(x)               (((x) & LA_STATUS_INTERRUPT_MASK) >> LA_STATUS_INTERRUPT_LSB)
#define LA_STATUS_INTERRUPT_SET(x)               (((x) << LA_STATUS_INTERRUPT_LSB) & LA_STATUS_INTERRUPT_MASK)

#define LA_TRIGGER_SAMPLE_ADDRESS                0x00000094
#define LA_TRIGGER_SAMPLE_OFFSET                 0x00000094
#define LA_TRIGGER_SAMPLE_COUNT_MSB              15
#define LA_TRIGGER_SAMPLE_COUNT_LSB              0
#define LA_TRIGGER_SAMPLE_COUNT_MASK             0x0000ffff
#define LA_TRIGGER_SAMPLE_COUNT_GET(x)           (((x) & LA_TRIGGER_SAMPLE_COUNT_MASK) >> LA_TRIGGER_SAMPLE_COUNT_LSB)
#define LA_TRIGGER_SAMPLE_COUNT_SET(x)           (((x) << LA_TRIGGER_SAMPLE_COUNT_LSB) & LA_TRIGGER_SAMPLE_COUNT_MASK)

#define LA_TRIGGER_POSITION_ADDRESS              0x00000098
#define LA_TRIGGER_POSITION_OFFSET               0x00000098
#define LA_TRIGGER_POSITION_VALUE_MSB            15
#define LA_TRIGGER_POSITION_VALUE_LSB            0
#define LA_TRIGGER_POSITION_VALUE_MASK           0x0000ffff
#define LA_TRIGGER_POSITION_VALUE_GET(x)         (((x) & LA_TRIGGER_POSITION_VALUE_MASK) >> LA_TRIGGER_POSITION_VALUE_LSB)
#define LA_TRIGGER_POSITION_VALUE_SET(x)         (((x) << LA_TRIGGER_POSITION_VALUE_LSB) & LA_TRIGGER_POSITION_VALUE_MASK)

#define LA_PRE_TRIGGER_ADDRESS                   0x0000009c
#define LA_PRE_TRIGGER_OFFSET                    0x0000009c
#define LA_PRE_TRIGGER_COUNT_MSB                 15
#define LA_PRE_TRIGGER_COUNT_LSB                 0
#define LA_PRE_TRIGGER_COUNT_MASK                0x0000ffff
#define LA_PRE_TRIGGER_COUNT_GET(x)              (((x) & LA_PRE_TRIGGER_COUNT_MASK) >> LA_PRE_TRIGGER_COUNT_LSB)
#define LA_PRE_TRIGGER_COUNT_SET(x)              (((x) << LA_PRE_TRIGGER_COUNT_LSB) & LA_PRE_TRIGGER_COUNT_MASK)

#define LA_POST_TRIGGER_ADDRESS                  0x000000a0
#define LA_POST_TRIGGER_OFFSET                   0x000000a0
#define LA_POST_TRIGGER_COUNT_MSB                15
#define LA_POST_TRIGGER_COUNT_LSB                0
#define LA_POST_TRIGGER_COUNT_MASK               0x0000ffff
#define LA_POST_TRIGGER_COUNT_GET(x)             (((x) & LA_POST_TRIGGER_COUNT_MASK) >> LA_POST_TRIGGER_COUNT_LSB)
#define LA_POST_TRIGGER_COUNT_SET(x)             (((x) << LA_POST_TRIGGER_COUNT_LSB) & LA_POST_TRIGGER_COUNT_MASK)

#define LA_FILTER_CONTROL_ADDRESS                0x000000a4
#define LA_FILTER_CONTROL_OFFSET                 0x000000a4
#define LA_FILTER_CONTROL_DELTA_MSB              0
#define LA_FILTER_CONTROL_DELTA_LSB              0
#define LA_FILTER_CONTROL_DELTA_MASK             0x00000001
#define LA_FILTER_CONTROL_DELTA_GET(x)           (((x) & LA_FILTER_CONTROL_DELTA_MASK) >> LA_FILTER_CONTROL_DELTA_LSB)
#define LA_FILTER_CONTROL_DELTA_SET(x)           (((x) << LA_FILTER_CONTROL_DELTA_LSB) & LA_FILTER_CONTROL_DELTA_MASK)

#define LA_FILTER_DATA_ADDRESS                   0x000000a8
#define LA_FILTER_DATA_OFFSET                    0x000000a8
#define LA_FILTER_DATA_MATCH_MSB                 17
#define LA_FILTER_DATA_MATCH_LSB                 0
#define LA_FILTER_DATA_MATCH_MASK                0x0003ffff
#define LA_FILTER_DATA_MATCH_GET(x)              (((x) & LA_FILTER_DATA_MATCH_MASK) >> LA_FILTER_DATA_MATCH_LSB)
#define LA_FILTER_DATA_MATCH_SET(x)              (((x) << LA_FILTER_DATA_MATCH_LSB) & LA_FILTER_DATA_MATCH_MASK)

#define LA_FILTER_WILDCARD_ADDRESS               0x000000ac
#define LA_FILTER_WILDCARD_OFFSET                0x000000ac
#define LA_FILTER_WILDCARD_MATCH_MSB             17
#define LA_FILTER_WILDCARD_MATCH_LSB             0
#define LA_FILTER_WILDCARD_MATCH_MASK            0x0003ffff
#define LA_FILTER_WILDCARD_MATCH_GET(x)          (((x) & LA_FILTER_WILDCARD_MATCH_MASK) >> LA_FILTER_WILDCARD_MATCH_LSB)
#define LA_FILTER_WILDCARD_MATCH_SET(x)          (((x) << LA_FILTER_WILDCARD_MATCH_LSB) & LA_FILTER_WILDCARD_MATCH_MASK)

#define LA_TRIGGERA_DATA_ADDRESS                 0x000000b0
#define LA_TRIGGERA_DATA_OFFSET                  0x000000b0
#define LA_TRIGGERA_DATA_MATCH_MSB               17
#define LA_TRIGGERA_DATA_MATCH_LSB               0
#define LA_TRIGGERA_DATA_MATCH_MASK              0x0003ffff
#define LA_TRIGGERA_DATA_MATCH_GET(x)            (((x) & LA_TRIGGERA_DATA_MATCH_MASK) >> LA_TRIGGERA_DATA_MATCH_LSB)
#define LA_TRIGGERA_DATA_MATCH_SET(x)            (((x) << LA_TRIGGERA_DATA_MATCH_LSB) & LA_TRIGGERA_DATA_MATCH_MASK)

#define LA_TRIGGERA_WILDCARD_ADDRESS             0x000000b4
#define LA_TRIGGERA_WILDCARD_OFFSET              0x000000b4
#define LA_TRIGGERA_WILDCARD_MATCH_MSB           17
#define LA_TRIGGERA_WILDCARD_MATCH_LSB           0
#define LA_TRIGGERA_WILDCARD_MATCH_MASK          0x0003ffff
#define LA_TRIGGERA_WILDCARD_MATCH_GET(x)        (((x) & LA_TRIGGERA_WILDCARD_MATCH_MASK) >> LA_TRIGGERA_WILDCARD_MATCH_LSB)
#define LA_TRIGGERA_WILDCARD_MATCH_SET(x)        (((x) << LA_TRIGGERA_WILDCARD_MATCH_LSB) & LA_TRIGGERA_WILDCARD_MATCH_MASK)

#define LA_TRIGGERB_DATA_ADDRESS                 0x000000b8
#define LA_TRIGGERB_DATA_OFFSET                  0x000000b8
#define LA_TRIGGERB_DATA_MATCH_MSB               17
#define LA_TRIGGERB_DATA_MATCH_LSB               0
#define LA_TRIGGERB_DATA_MATCH_MASK              0x0003ffff
#define LA_TRIGGERB_DATA_MATCH_GET(x)            (((x) & LA_TRIGGERB_DATA_MATCH_MASK) >> LA_TRIGGERB_DATA_MATCH_LSB)
#define LA_TRIGGERB_DATA_MATCH_SET(x)            (((x) << LA_TRIGGERB_DATA_MATCH_LSB) & LA_TRIGGERB_DATA_MATCH_MASK)

#define LA_TRIGGERB_WILDCARD_ADDRESS             0x000000bc
#define LA_TRIGGERB_WILDCARD_OFFSET              0x000000bc
#define LA_TRIGGERB_WILDCARD_MATCH_MSB           17
#define LA_TRIGGERB_WILDCARD_MATCH_LSB           0
#define LA_TRIGGERB_WILDCARD_MATCH_MASK          0x0003ffff
#define LA_TRIGGERB_WILDCARD_MATCH_GET(x)        (((x) & LA_TRIGGERB_WILDCARD_MATCH_MASK) >> LA_TRIGGERB_WILDCARD_MATCH_LSB)
#define LA_TRIGGERB_WILDCARD_MATCH_SET(x)        (((x) << LA_TRIGGERB_WILDCARD_MATCH_LSB) & LA_TRIGGERB_WILDCARD_MATCH_MASK)

#define LA_TRIGGER_ADDRESS                       0x000000c0
#define LA_TRIGGER_OFFSET                        0x000000c0
#define LA_TRIGGER_EVENT_MSB                     2
#define LA_TRIGGER_EVENT_LSB                     0
#define LA_TRIGGER_EVENT_MASK                    0x00000007
#define LA_TRIGGER_EVENT_GET(x)                  (((x) & LA_TRIGGER_EVENT_MASK) >> LA_TRIGGER_EVENT_LSB)
#define LA_TRIGGER_EVENT_SET(x)                  (((x) << LA_TRIGGER_EVENT_LSB) & LA_TRIGGER_EVENT_MASK)

#define LA_FIFO_ADDRESS                          0x000000c4
#define LA_FIFO_OFFSET                           0x000000c4
#define LA_FIFO_FULL_MSB                         1
#define LA_FIFO_FULL_LSB                         1
#define LA_FIFO_FULL_MASK                        0x00000002
#define LA_FIFO_FULL_GET(x)                      (((x) & LA_FIFO_FULL_MASK) >> LA_FIFO_FULL_LSB)
#define LA_FIFO_FULL_SET(x)                      (((x) << LA_FIFO_FULL_LSB) & LA_FIFO_FULL_MASK)
#define LA_FIFO_EMPTY_MSB                        0
#define LA_FIFO_EMPTY_LSB                        0
#define LA_FIFO_EMPTY_MASK                       0x00000001
#define LA_FIFO_EMPTY_GET(x)                     (((x) & LA_FIFO_EMPTY_MASK) >> LA_FIFO_EMPTY_LSB)
#define LA_FIFO_EMPTY_SET(x)                     (((x) << LA_FIFO_EMPTY_LSB) & LA_FIFO_EMPTY_MASK)

#define LA_ADDRESS                               0x000000c8
#define LA_OFFSET                                0x000000c8
#define LA_DATA_MSB                              17
#define LA_DATA_LSB                              0
#define LA_DATA_MASK                             0x0003ffff
#define LA_DATA_GET(x)                           (((x) & LA_DATA_MASK) >> LA_DATA_LSB)
#define LA_DATA_SET(x)                           (((x) << LA_DATA_LSB) & LA_DATA_MASK)

#define ANT_PIN_ADDRESS                          0x000000d0
#define ANT_PIN_OFFSET                           0x000000d0
#define ANT_PIN_PAD_PULL_MSB                     3
#define ANT_PIN_PAD_PULL_LSB                     2
#define ANT_PIN_PAD_PULL_MASK                    0x0000000c
#define ANT_PIN_PAD_PULL_GET(x)                  (((x) & ANT_PIN_PAD_PULL_MASK) >> ANT_PIN_PAD_PULL_LSB)
#define ANT_PIN_PAD_PULL_SET(x)                  (((x) << ANT_PIN_PAD_PULL_LSB) & ANT_PIN_PAD_PULL_MASK)
#define ANT_PIN_PAD_STRENGTH_MSB                 1
#define ANT_PIN_PAD_STRENGTH_LSB                 0
#define ANT_PIN_PAD_STRENGTH_MASK                0x00000003
#define ANT_PIN_PAD_STRENGTH_GET(x)              (((x) & ANT_PIN_PAD_STRENGTH_MASK) >> ANT_PIN_PAD_STRENGTH_LSB)
#define ANT_PIN_PAD_STRENGTH_SET(x)              (((x) << ANT_PIN_PAD_STRENGTH_LSB) & ANT_PIN_PAD_STRENGTH_MASK)

#define ANTD_PIN_ADDRESS                         0x000000d4
#define ANTD_PIN_OFFSET                          0x000000d4
#define ANTD_PIN_PAD_PULL_MSB                    1
#define ANTD_PIN_PAD_PULL_LSB                    0
#define ANTD_PIN_PAD_PULL_MASK                   0x00000003
#define ANTD_PIN_PAD_PULL_GET(x)                 (((x) & ANTD_PIN_PAD_PULL_MASK) >> ANTD_PIN_PAD_PULL_LSB)
#define ANTD_PIN_PAD_PULL_SET(x)                 (((x) << ANTD_PIN_PAD_PULL_LSB) & ANTD_PIN_PAD_PULL_MASK)

#define GPIO_PIN_ADDRESS                         0x000000d8
#define GPIO_PIN_OFFSET                          0x000000d8
#define GPIO_PIN_PAD_PULL_MSB                    3
#define GPIO_PIN_PAD_PULL_LSB                    2
#define GPIO_PIN_PAD_PULL_MASK                   0x0000000c
#define GPIO_PIN_PAD_PULL_GET(x)                 (((x) & GPIO_PIN_PAD_PULL_MASK) >> GPIO_PIN_PAD_PULL_LSB)
#define GPIO_PIN_PAD_PULL_SET(x)                 (((x) << GPIO_PIN_PAD_PULL_LSB) & GPIO_PIN_PAD_PULL_MASK)
#define GPIO_PIN_PAD_STRENGTH_MSB                1
#define GPIO_PIN_PAD_STRENGTH_LSB                0
#define GPIO_PIN_PAD_STRENGTH_MASK               0x00000003
#define GPIO_PIN_PAD_STRENGTH_GET(x)             (((x) & GPIO_PIN_PAD_STRENGTH_MASK) >> GPIO_PIN_PAD_STRENGTH_LSB)
#define GPIO_PIN_PAD_STRENGTH_SET(x)             (((x) << GPIO_PIN_PAD_STRENGTH_LSB) & GPIO_PIN_PAD_STRENGTH_MASK)

#define GPIO_H_PIN_ADDRESS                       0x000000dc
#define GPIO_H_PIN_OFFSET                        0x000000dc
#define GPIO_H_PIN_PAD_PULL_MSB                  1
#define GPIO_H_PIN_PAD_PULL_LSB                  0
#define GPIO_H_PIN_PAD_PULL_MASK                 0x00000003
#define GPIO_H_PIN_PAD_PULL_GET(x)               (((x) & GPIO_H_PIN_PAD_PULL_MASK) >> GPIO_H_PIN_PAD_PULL_LSB)
#define GPIO_H_PIN_PAD_PULL_SET(x)               (((x) << GPIO_H_PIN_PAD_PULL_LSB) & GPIO_H_PIN_PAD_PULL_MASK)

#define BT_PIN_ADDRESS                           0x000000e0
#define BT_PIN_OFFSET                            0x000000e0
#define BT_PIN_PAD_PULL_MSB                      3
#define BT_PIN_PAD_PULL_LSB                      2
#define BT_PIN_PAD_PULL_MASK                     0x0000000c
#define BT_PIN_PAD_PULL_GET(x)                   (((x) & BT_PIN_PAD_PULL_MASK) >> BT_PIN_PAD_PULL_LSB)
#define BT_PIN_PAD_PULL_SET(x)                   (((x) << BT_PIN_PAD_PULL_LSB) & BT_PIN_PAD_PULL_MASK)
#define BT_PIN_PAD_STRENGTH_MSB                  1
#define BT_PIN_PAD_STRENGTH_LSB                  0
#define BT_PIN_PAD_STRENGTH_MASK                 0x00000003
#define BT_PIN_PAD_STRENGTH_GET(x)               (((x) & BT_PIN_PAD_STRENGTH_MASK) >> BT_PIN_PAD_STRENGTH_LSB)
#define BT_PIN_PAD_STRENGTH_SET(x)               (((x) << BT_PIN_PAD_STRENGTH_LSB) & BT_PIN_PAD_STRENGTH_MASK)

#define BT_WLAN_PIN_ADDRESS                      0x000000e4
#define BT_WLAN_PIN_OFFSET                       0x000000e4
#define BT_WLAN_PIN_PAD_PULL_MSB                 1
#define BT_WLAN_PIN_PAD_PULL_LSB                 0
#define BT_WLAN_PIN_PAD_PULL_MASK                0x00000003
#define BT_WLAN_PIN_PAD_PULL_GET(x)              (((x) & BT_WLAN_PIN_PAD_PULL_MASK) >> BT_WLAN_PIN_PAD_PULL_LSB)
#define BT_WLAN_PIN_PAD_PULL_SET(x)              (((x) << BT_WLAN_PIN_PAD_PULL_LSB) & BT_WLAN_PIN_PAD_PULL_MASK)

#define SI_UART_PIN_ADDRESS                      0x000000e8
#define SI_UART_PIN_OFFSET                       0x000000e8
#define SI_UART_PIN_PAD_PULL_MSB                 3
#define SI_UART_PIN_PAD_PULL_LSB                 2
#define SI_UART_PIN_PAD_PULL_MASK                0x0000000c
#define SI_UART_PIN_PAD_PULL_GET(x)              (((x) & SI_UART_PIN_PAD_PULL_MASK) >> SI_UART_PIN_PAD_PULL_LSB)
#define SI_UART_PIN_PAD_PULL_SET(x)              (((x) << SI_UART_PIN_PAD_PULL_LSB) & SI_UART_PIN_PAD_PULL_MASK)
#define SI_UART_PIN_PAD_STRENGTH_MSB             1
#define SI_UART_PIN_PAD_STRENGTH_LSB             0
#define SI_UART_PIN_PAD_STRENGTH_MASK            0x00000003
#define SI_UART_PIN_PAD_STRENGTH_GET(x)          (((x) & SI_UART_PIN_PAD_STRENGTH_MASK) >> SI_UART_PIN_PAD_STRENGTH_LSB)
#define SI_UART_PIN_PAD_STRENGTH_SET(x)          (((x) << SI_UART_PIN_PAD_STRENGTH_LSB) & SI_UART_PIN_PAD_STRENGTH_MASK)

#define CLK32K_PIN_ADDRESS                       0x000000ec
#define CLK32K_PIN_OFFSET                        0x000000ec
#define CLK32K_PIN_PAD_PULL_MSB                  1
#define CLK32K_PIN_PAD_PULL_LSB                  0
#define CLK32K_PIN_PAD_PULL_MASK                 0x00000003
#define CLK32K_PIN_PAD_PULL_GET(x)               (((x) & CLK32K_PIN_PAD_PULL_MASK) >> CLK32K_PIN_PAD_PULL_LSB)
#define CLK32K_PIN_PAD_PULL_SET(x)               (((x) << CLK32K_PIN_PAD_PULL_LSB) & CLK32K_PIN_PAD_PULL_MASK)

#define RESET_TUPLE_STATUS_ADDRESS               0x000000f0
#define RESET_TUPLE_STATUS_OFFSET                0x000000f0
#define RESET_TUPLE_STATUS_TEST_RESET_TUPLE_MSB  11
#define RESET_TUPLE_STATUS_TEST_RESET_TUPLE_LSB  8
#define RESET_TUPLE_STATUS_TEST_RESET_TUPLE_MASK 0x00000f00
#define RESET_TUPLE_STATUS_TEST_RESET_TUPLE_GET(x) (((x) & RESET_TUPLE_STATUS_TEST_RESET_TUPLE_MASK) >> RESET_TUPLE_STATUS_TEST_RESET_TUPLE_LSB)
#define RESET_TUPLE_STATUS_TEST_RESET_TUPLE_SET(x) (((x) << RESET_TUPLE_STATUS_TEST_RESET_TUPLE_LSB) & RESET_TUPLE_STATUS_TEST_RESET_TUPLE_MASK)
#define RESET_TUPLE_STATUS_PIN_RESET_TUPLE_MSB   7
#define RESET_TUPLE_STATUS_PIN_RESET_TUPLE_LSB   0
#define RESET_TUPLE_STATUS_PIN_RESET_TUPLE_MASK  0x000000ff
#define RESET_TUPLE_STATUS_PIN_RESET_TUPLE_GET(x) (((x) & RESET_TUPLE_STATUS_PIN_RESET_TUPLE_MASK) >> RESET_TUPLE_STATUS_PIN_RESET_TUPLE_LSB)
#define RESET_TUPLE_STATUS_PIN_RESET_TUPLE_SET(x) (((x) << RESET_TUPLE_STATUS_PIN_RESET_TUPLE_LSB) & RESET_TUPLE_STATUS_PIN_RESET_TUPLE_MASK)


#ifndef __ASSEMBLER__

typedef struct gpio_reg_reg_s {
  volatile unsigned int gpio_out;
  volatile unsigned int gpio_out_w1ts;
  volatile unsigned int gpio_out_w1tc;
  volatile unsigned int gpio_enable;
  volatile unsigned int gpio_enable_w1ts;
  volatile unsigned int gpio_enable_w1tc;
  volatile unsigned int gpio_in;
  volatile unsigned int gpio_status;
  volatile unsigned int gpio_status_w1ts;
  volatile unsigned int gpio_status_w1tc;
  volatile unsigned int gpio_pin0;
  volatile unsigned int gpio_pin1;
  volatile unsigned int gpio_pin2;
  volatile unsigned int gpio_pin3;
  volatile unsigned int gpio_pin4;
  volatile unsigned int gpio_pin5;
  volatile unsigned int gpio_pin6;
  volatile unsigned int gpio_pin7;
  volatile unsigned int gpio_pin8;
  volatile unsigned int gpio_pin9;
  volatile unsigned int gpio_pin10;
  volatile unsigned int gpio_pin11;
  volatile unsigned int gpio_pin12;
  volatile unsigned int gpio_pin13;
  volatile unsigned int gpio_pin14;
  volatile unsigned int gpio_pin15;
  volatile unsigned int gpio_pin16;
  volatile unsigned int gpio_pin17;
  volatile unsigned int sdio_pin;
  volatile unsigned int clk_req_pin;
  volatile unsigned int sigma_delta;
  volatile unsigned int debug_control;
  volatile unsigned int debug_input_sel;
  volatile unsigned int debug_out;
  volatile unsigned int la_control;
  volatile unsigned int la_clock;
  volatile unsigned int la_status;
  volatile unsigned int la_trigger_sample;
  volatile unsigned int la_trigger_position;
  volatile unsigned int la_pre_trigger;
  volatile unsigned int la_post_trigger;
  volatile unsigned int la_filter_control;
  volatile unsigned int la_filter_data;
  volatile unsigned int la_filter_wildcard;
  volatile unsigned int la_triggera_data;
  volatile unsigned int la_triggera_wildcard;
  volatile unsigned int la_triggerb_data;
  volatile unsigned int la_triggerb_wildcard;
  volatile unsigned int la_trigger;
  volatile unsigned int la_fifo;
  volatile unsigned int la[2];
  volatile unsigned int ant_pin;
  volatile unsigned int antd_pin;
  volatile unsigned int gpio_pin;
  volatile unsigned int gpio_h_pin;
  volatile unsigned int bt_pin;
  volatile unsigned int bt_wlan_pin;
  volatile unsigned int si_uart_pin;
  volatile unsigned int clk32k_pin;
  volatile unsigned int reset_tuple_status;
} gpio_reg_reg_t;

#endif /* __ASSEMBLER__ */

#endif /* _GPIO_REG_H_ */
OpenPOWER on IntegriCloud