summaryrefslogtreecommitdiffstats
path: root/test/CodeGen/X86/vector-shift-ashr-128.ll
blob: 4fd2f8b51b8b2b3ed5488256ec15a40010fd82cb (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE2
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+sse4.1 | FileCheck %s --check-prefix=ALL --check-prefix=SSE --check-prefix=SSE41
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+avx | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX1
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+avx2 | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX2

;
; Variable Shifts
;

define <2 x i64> @var_shift_v2i64(<2 x i64> %a, <2 x i64> %b) {
; SSE2-LABEL: var_shift_v2i64:
; SSE2:       # BB#0:
; SSE2-NEXT:    movd       %xmm0, %rax
; SSE2-NEXT:    movd       %xmm1, %rcx
; SSE2-NEXT:    sarq       %cl, %rax
; SSE2-NEXT:    movd       %rax, %xmm2
; SSE2-NEXT:    pshufd     {{.*#+}} xmm0 = xmm0[2,3,0,1]
; SSE2-NEXT:    movd       %xmm0, %rax
; SSE2-NEXT:    pshufd     {{.*#+}} xmm0 = xmm1[2,3,0,1]
; SSE2-NEXT:    movd       %xmm0, %rcx
; SSE2-NEXT:    sarq       %cl, %rax
; SSE2-NEXT:    movd       %rax, %xmm0
; SSE2-NEXT:    punpcklqdq {{.*#+}} xmm2 = xmm2[0],xmm0[0]
; SSE2-NEXT:    movdqa     %xmm2, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: var_shift_v2i64:
; SSE41:       # BB#0:
; SSE41-NEXT:    pextrq     $1, %xmm0, %rax
; SSE41-NEXT:    pextrq     $1, %xmm1, %rcx
; SSE41-NEXT:    sarq       %cl, %rax
; SSE41-NEXT:    movd       %rax, %xmm2
; SSE41-NEXT:    movd       %xmm0, %rax
; SSE41-NEXT:    movd       %xmm1, %rcx
; SSE41-NEXT:    sarq       %cl, %rax
; SSE41-NEXT:    movd       %rax, %xmm0
; SSE41-NEXT:    punpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm2[0]
; SSE41-NEXT:    retq
;
; AVX-LABEL: var_shift_v2i64:
; AVX:       # BB#0:
; AVX-NEXT:    vpextrq     $1, %xmm0, %rax
; AVX-NEXT:    vpextrq     $1, %xmm1, %rcx
; AVX-NEXT:    sarq        %cl, %rax
; AVX-NEXT:    vmovq       %rax, %xmm2
; AVX-NEXT:    vmovq       %xmm0, %rax
; AVX-NEXT:    vmovq       %xmm1, %rcx
; AVX-NEXT:    sarq        %cl, %rax
; AVX-NEXT:    vmovq       %rax, %xmm0
; AVX-NEXT:    vpunpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm2[0]
; AVX-NEXT:    retq
  %shift = ashr <2 x i64> %a, %b
  ret <2 x i64> %shift
}

define <4 x i32> @var_shift_v4i32(<4 x i32> %a, <4 x i32> %b) {
; SSE2-LABEL: var_shift_v4i32:
; SSE2:       # BB#0:
; SSE2-NEXT:    pshufd    {{.*#+}} xmm2 = xmm0[3,1,2,3]
; SSE2-NEXT:    movd      %xmm2, %eax
; SSE2-NEXT:    pshufd    {{.*#+}} xmm2 = xmm1[3,1,2,3]
; SSE2-NEXT:    movd      %xmm2, %ecx
; SSE2-NEXT:    sarl      %cl, %eax
; SSE2-NEXT:    movd      %eax, %xmm2
; SSE2-NEXT:    pshufd    {{.*#+}} xmm3 = xmm0[1,1,2,3]
; SSE2-NEXT:    movd      %xmm3, %eax
; SSE2-NEXT:    pshufd    {{.*#+}} xmm3 = xmm1[1,1,2,3]
; SSE2-NEXT:    movd      %xmm3, %ecx
; SSE2-NEXT:    sarl      %cl, %eax
; SSE2-NEXT:    movd      %eax, %xmm3
; SSE2-NEXT:    punpckldq {{.*#+}} xmm3 = xmm3[0],xmm2[0],xmm3[1],xmm2[1]
; SSE2-NEXT:    movd      %xmm0, %eax
; SSE2-NEXT:    movd      %xmm1, %ecx
; SSE2-NEXT:    sarl      %cl, %eax
; SSE2-NEXT:    movd      %eax, %xmm2
; SSE2-NEXT:    pshufd    {{.*#+}} xmm0 = xmm0[2,3,0,1]
; SSE2-NEXT:    movd      %xmm0, %eax
; SSE2-NEXT:    pshufd    {{.*#+}} xmm0 = xmm1[2,3,0,1]
; SSE2-NEXT:    movd      %xmm0, %ecx
; SSE2-NEXT:    sarl      %cl, %eax
; SSE2-NEXT:    movd      %eax, %xmm0
; SSE2-NEXT:    punpckldq {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1]
; SSE2-NEXT:    punpckldq {{.*#+}} xmm2 = xmm2[0],xmm3[0],xmm2[1],xmm3[1]
; SSE2-NEXT:    movdqa     %xmm2, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: var_shift_v4i32:
; SSE41:       # BB#0:
; SSE41-NEXT:    pextrd $1, %xmm0, %eax
; SSE41-NEXT:    pextrd $1, %xmm1, %ecx
; SSE41-NEXT:    sarl   %cl, %eax
; SSE41-NEXT:    movd   %xmm0, %edx
; SSE41-NEXT:    movd   %xmm1, %ecx
; SSE41-NEXT:    sarl   %cl, %edx
; SSE41-NEXT:    movd   %edx, %xmm2
; SSE41-NEXT:    pinsrd $1, %eax, %xmm2
; SSE41-NEXT:    pextrd $2, %xmm0, %eax
; SSE41-NEXT:    pextrd $2, %xmm1, %ecx
; SSE41-NEXT:    sarl   %cl, %eax
; SSE41-NEXT:    pinsrd $2, %eax, %xmm2
; SSE41-NEXT:    pextrd $3, %xmm0, %eax
; SSE41-NEXT:    pextrd $3, %xmm1, %ecx
; SSE41-NEXT:    sarl   %cl, %eax
; SSE41-NEXT:    pinsrd $3, %eax, %xmm2
; SSE41-NEXT:    movdqa %xmm2, %xmm0
; SSE41-NEXT:    retq
;
; AVX1-LABEL: var_shift_v4i32:
; AVX1:       # BB#0:
; AVX1-NEXT:    vpextrd $1, %xmm0, %eax
; AVX1-NEXT:    vpextrd $1, %xmm1, %ecx
; AVX1-NEXT:    sarl    %cl, %eax
; AVX1-NEXT:    vmovd   %xmm0, %edx
; AVX1-NEXT:    vmovd   %xmm1, %ecx
; AVX1-NEXT:    sarl    %cl, %edx
; AVX1-NEXT:    vmovd   %edx, %xmm2
; AVX1-NEXT:    vpinsrd $1, %eax, %xmm2, %xmm2
; AVX1-NEXT:    vpextrd $2, %xmm0, %eax
; AVX1-NEXT:    vpextrd $2, %xmm1, %ecx
; AVX1-NEXT:    sarl    %cl, %eax
; AVX1-NEXT:    vpinsrd $2, %eax, %xmm2, %xmm2
; AVX1-NEXT:    vpextrd $3, %xmm0, %eax
; AVX1-NEXT:    vpextrd $3, %xmm1, %ecx
; AVX1-NEXT:    sarl    %cl, %eax
; AVX1-NEXT:    vpinsrd $3, %eax, %xmm2, %xmm0
; AVX1-NEXT:    retq
;
; AVX2-LABEL: var_shift_v4i32:
; AVX2:       # BB#0:
; AVX2-NEXT:    vpsravd %xmm1, %xmm0, %xmm0
; AVX2-NEXT:    retq
  %shift = ashr <4 x i32> %a, %b
  ret <4 x i32> %shift
}

define <8 x i16> @var_shift_v8i16(<8 x i16> %a, <8 x i16> %b) {
; SSE2-LABEL: var_shift_v8i16:
; SSE2:       # BB#0:
; SSE2-NEXT:    psllw  $12, %xmm1
; SSE2-NEXT:    movdqa %xmm1, %xmm2
; SSE2-NEXT:    psraw  $15, %xmm2
; SSE2-NEXT:    movdqa %xmm2, %xmm3
; SSE2-NEXT:    pandn  %xmm0, %xmm3
; SSE2-NEXT:    psraw  $8, %xmm0
; SSE2-NEXT:    pand   %xmm2, %xmm0
; SSE2-NEXT:    por    %xmm3, %xmm0
; SSE2-NEXT:    paddw  %xmm1, %xmm1
; SSE2-NEXT:    movdqa %xmm1, %xmm2
; SSE2-NEXT:    psraw  $15, %xmm2
; SSE2-NEXT:    movdqa %xmm2, %xmm3
; SSE2-NEXT:    pandn  %xmm0, %xmm3
; SSE2-NEXT:    psraw  $4, %xmm0
; SSE2-NEXT:    pand   %xmm2, %xmm0
; SSE2-NEXT:    por    %xmm3, %xmm0
; SSE2-NEXT:    paddw  %xmm1, %xmm1
; SSE2-NEXT:    movdqa %xmm1, %xmm2
; SSE2-NEXT:    psraw  $15, %xmm2
; SSE2-NEXT:    movdqa %xmm2, %xmm3
; SSE2-NEXT:    pandn  %xmm0, %xmm3
; SSE2-NEXT:    psraw  $2, %xmm0
; SSE2-NEXT:    pand   %xmm2, %xmm0
; SSE2-NEXT:    por    %xmm3, %xmm0
; SSE2-NEXT:    paddw  %xmm1, %xmm1
; SSE2-NEXT:    psraw  $15, %xmm1
; SSE2-NEXT:    movdqa %xmm1, %xmm2
; SSE2-NEXT:    pandn  %xmm0, %xmm2
; SSE2-NEXT:    psraw  $1, %xmm0
; SSE2-NEXT:    pand   %xmm1, %xmm0
; SSE2-NEXT:    por    %xmm2, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: var_shift_v8i16:
; SSE41:       # BB#0:
; SSE41-NEXT:    movdqa   %xmm0, %xmm2
; SSE41-NEXT:    movdqa   %xmm1, %xmm0
; SSE41-NEXT:    psllw    $12, %xmm0
; SSE41-NEXT:    psllw    $4, %xmm1
; SSE41-NEXT:    por      %xmm0, %xmm1
; SSE41-NEXT:    movdqa   %xmm1, %xmm3
; SSE41-NEXT:    paddw    %xmm3, %xmm3
; SSE41-NEXT:    movdqa   %xmm2, %xmm4
; SSE41-NEXT:    psraw    $8, %xmm4
; SSE41-NEXT:    movdqa   %xmm1, %xmm0
; SSE41-NEXT:    pblendvb %xmm4, %xmm2
; SSE41-NEXT:    movdqa   %xmm2, %xmm1
; SSE41-NEXT:    psraw    $4, %xmm1
; SSE41-NEXT:    movdqa   %xmm3, %xmm0
; SSE41-NEXT:    pblendvb %xmm1, %xmm2
; SSE41-NEXT:    movdqa   %xmm2, %xmm1
; SSE41-NEXT:    psraw    $2, %xmm1
; SSE41-NEXT:    paddw    %xmm3, %xmm3
; SSE41-NEXT:    movdqa   %xmm3, %xmm0
; SSE41-NEXT:    pblendvb %xmm1, %xmm2
; SSE41-NEXT:    movdqa   %xmm2, %xmm1
; SSE41-NEXT:    psraw    $1, %xmm1
; SSE41-NEXT:    paddw    %xmm3, %xmm3
; SSE41-NEXT:    movdqa   %xmm3, %xmm0
; SSE41-NEXT:    pblendvb %xmm1, %xmm2
; SSE41-NEXT:    movdqa   %xmm2, %xmm0
; SSE41-NEXT:    retq
;
; AVX1-LABEL: var_shift_v8i16:
; AVX1:       # BB#0:
; AVX1-NEXT:    vpsllw    $12, %xmm1, %xmm2
; AVX1-NEXT:    vpsllw    $4, %xmm1, %xmm1
; AVX1-NEXT:    vpor      %xmm2, %xmm1, %xmm1
; AVX1-NEXT:    vpaddw    %xmm1, %xmm1, %xmm2
; AVX1-NEXT:    vpsraw    $8, %xmm0, %xmm3
; AVX1-NEXT:    vpblendvb %xmm1, %xmm3, %xmm0, %xmm0
; AVX1-NEXT:    vpsraw    $4, %xmm0, %xmm1
; AVX1-NEXT:    vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX1-NEXT:    vpsraw    $2, %xmm0, %xmm1
; AVX1-NEXT:    vpaddw    %xmm2, %xmm2, %xmm2
; AVX1-NEXT:    vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX1-NEXT:    vpsraw    $1, %xmm0, %xmm1
; AVX1-NEXT:    vpaddw    %xmm2, %xmm2, %xmm2
; AVX1-NEXT:    vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX1-NEXT:    retq
;
; AVX2-LABEL: var_shift_v8i16:
; AVX2:       # BB#0:
; AVX2-NEXT:    vpmovzxwd {{.*#+}} ymm1 = xmm1[0],zero,xmm1[1],zero,xmm1[2],zero,xmm1[3],zero,xmm1[4],zero,xmm1[5],zero,xmm1[6],zero,xmm1[7],zero
; AVX2-NEXT:    vpmovsxwd %xmm0, %ymm0
; AVX2-NEXT:    vpsravd   %ymm1, %ymm0, %ymm0
; AVX2-NEXT:    vpshufb   {{.*#+}} ymm0 = ymm0[0,1,4,5,8,9,12,13],zero,zero,zero,zero,zero,zero,zero,zero,ymm0[16,17,20,21,24,25,28,29],zero,zero,zero,zero,zero,zero,zero,zero
; AVX2-NEXT:    vpermq    {{.*#+}} ymm0 = ymm0[0,2,2,3]
; AVX2-NEXT:    vzeroupper
; AVX2-NEXT:    retq
  %shift = ashr <8 x i16> %a, %b
  ret <8 x i16> %shift
}

define <16 x i8> @var_shift_v16i8(<16 x i8> %a, <16 x i8> %b) {
; SSE2-LABEL: var_shift_v16i8:
; SSE2:       # BB#0:
; SSE2-NEXT:    punpckhbw {{.*#+}} xmm2 = xmm2[8],xmm0[8],xmm2[9],xmm0[9],xmm2[10],xmm0[10],xmm2[11],xmm0[11],xmm2[12],xmm0[12],xmm2[13],xmm0[13],xmm2[14],xmm0[14],xmm2[15],xmm0[15]
; SSE2-NEXT:    psllw     $5, %xmm1
; SSE2-NEXT:    punpckhbw {{.*#+}} xmm4 = xmm4[8],xmm1[8],xmm4[9],xmm1[9],xmm4[10],xmm1[10],xmm4[11],xmm1[11],xmm4[12],xmm1[12],xmm4[13],xmm1[13],xmm4[14],xmm1[14],xmm4[15],xmm1[15]
; SSE2-NEXT:    pxor      %xmm3, %xmm3
; SSE2-NEXT:    pxor      %xmm5, %xmm5
; SSE2-NEXT:    pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:    movdqa    %xmm5, %xmm6
; SSE2-NEXT:    pandn     %xmm2, %xmm6
; SSE2-NEXT:    psraw     $4, %xmm2
; SSE2-NEXT:    pand      %xmm5, %xmm2
; SSE2-NEXT:    por       %xmm6, %xmm2
; SSE2-NEXT:    paddw     %xmm4, %xmm4
; SSE2-NEXT:    pxor      %xmm5, %xmm5
; SSE2-NEXT:    pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:    movdqa    %xmm5, %xmm6
; SSE2-NEXT:    pandn     %xmm2, %xmm6
; SSE2-NEXT:    psraw     $2, %xmm2
; SSE2-NEXT:    pand      %xmm5, %xmm2
; SSE2-NEXT:    por       %xmm6, %xmm2
; SSE2-NEXT:    paddw     %xmm4, %xmm4
; SSE2-NEXT:    pxor      %xmm5, %xmm5
; SSE2-NEXT:    pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:    movdqa    %xmm5, %xmm4
; SSE2-NEXT:    pandn     %xmm2, %xmm4
; SSE2-NEXT:    psraw     $1, %xmm2
; SSE2-NEXT:    pand      %xmm5, %xmm2
; SSE2-NEXT:    por       %xmm4, %xmm2
; SSE2-NEXT:    psrlw     $8, %xmm2
; SSE2-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; SSE2-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; SSE2-NEXT:    pxor      %xmm4, %xmm4
; SSE2-NEXT:    pcmpgtw   %xmm1, %xmm4
; SSE2-NEXT:    movdqa    %xmm4, %xmm5
; SSE2-NEXT:    pandn     %xmm0, %xmm5
; SSE2-NEXT:    psraw     $4, %xmm0
; SSE2-NEXT:    pand      %xmm4, %xmm0
; SSE2-NEXT:    por       %xmm5, %xmm0
; SSE2-NEXT:    paddw     %xmm1, %xmm1
; SSE2-NEXT:    pxor      %xmm4, %xmm4
; SSE2-NEXT:    pcmpgtw   %xmm1, %xmm4
; SSE2-NEXT:    movdqa    %xmm4, %xmm5
; SSE2-NEXT:    pandn     %xmm0, %xmm5
; SSE2-NEXT:    psraw     $2, %xmm0
; SSE2-NEXT:    pand      %xmm4, %xmm0
; SSE2-NEXT:    por       %xmm5, %xmm0
; SSE2-NEXT:    paddw     %xmm1, %xmm1
; SSE2-NEXT:    pcmpgtw   %xmm1, %xmm3
; SSE2-NEXT:    movdqa    %xmm3, %xmm1
; SSE2-NEXT:    pandn     %xmm0, %xmm1
; SSE2-NEXT:    psraw     $1, %xmm0
; SSE2-NEXT:    pand      %xmm3, %xmm0
; SSE2-NEXT:    por       %xmm1, %xmm0
; SSE2-NEXT:    psrlw     $8, %xmm0
; SSE2-NEXT:    packuswb  %xmm2, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: var_shift_v16i8:
; SSE41:       # BB#0:
; SSE41-NEXT:    movdqa    %xmm0, %xmm2
; SSE41-NEXT:    psllw     $5, %xmm1
; SSE41-NEXT:    punpckhbw {{.*#+}} xmm0 = xmm0[8],xmm1[8],xmm0[9],xmm1[9],xmm0[10],xmm1[10],xmm0[11],xmm1[11],xmm0[12],xmm1[12],xmm0[13],xmm1[13],xmm0[14],xmm1[14],xmm0[15],xmm1[15]
; SSE41-NEXT:    punpckhbw {{.*#+}} xmm3 = xmm3[8],xmm2[8],xmm3[9],xmm2[9],xmm3[10],xmm2[10],xmm3[11],xmm2[11],xmm3[12],xmm2[12],xmm3[13],xmm2[13],xmm3[14],xmm2[14],xmm3[15],xmm2[15]
; SSE41-NEXT:    movdqa    %xmm3, %xmm4
; SSE41-NEXT:    psraw     $4, %xmm4
; SSE41-NEXT:    pblendvb  %xmm4, %xmm3
; SSE41-NEXT:    movdqa    %xmm3, %xmm4
; SSE41-NEXT:    psraw     $2, %xmm4
; SSE41-NEXT:    paddw     %xmm0, %xmm0
; SSE41-NEXT:    pblendvb  %xmm4, %xmm3
; SSE41-NEXT:    movdqa    %xmm3, %xmm4
; SSE41-NEXT:    psraw     $1, %xmm4
; SSE41-NEXT:    paddw     %xmm0, %xmm0
; SSE41-NEXT:    pblendvb  %xmm4, %xmm3
; SSE41-NEXT:    psrlw     $8, %xmm3
; SSE41-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
; SSE41-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0],xmm2[0],xmm1[1],xmm2[1],xmm1[2],xmm2[2],xmm1[3],xmm2[3],xmm1[4],xmm2[4],xmm1[5],xmm2[5],xmm1[6],xmm2[6],xmm1[7],xmm2[7]
; SSE41-NEXT:    movdqa    %xmm1, %xmm2
; SSE41-NEXT:    psraw     $4, %xmm2
; SSE41-NEXT:    pblendvb  %xmm2, %xmm1
; SSE41-NEXT:    movdqa    %xmm1, %xmm2
; SSE41-NEXT:    psraw     $2, %xmm2
; SSE41-NEXT:    paddw     %xmm0, %xmm0
; SSE41-NEXT:    pblendvb  %xmm2, %xmm1
; SSE41-NEXT:    movdqa    %xmm1, %xmm2
; SSE41-NEXT:    psraw     $1, %xmm2
; SSE41-NEXT:    paddw     %xmm0, %xmm0
; SSE41-NEXT:    pblendvb  %xmm2, %xmm1
; SSE41-NEXT:    psrlw     $8, %xmm1
; SSE41-NEXT:    packuswb  %xmm3, %xmm1
; SSE41-NEXT:    movdqa    %xmm1, %xmm0
; SSE41-NEXT:    retq
;
; AVX-LABEL: var_shift_v16i8:
; AVX:       # BB#0:
; AVX-NEXT:    vpsllw     $5, %xmm1, %xmm1
; AVX-NEXT:    vpunpckhbw {{.*#+}} xmm2 = xmm0[8],xmm1[8],xmm0[9],xmm1[9],xmm0[10],xmm1[10],xmm0[11],xmm1[11],xmm0[12],xmm1[12],xmm0[13],xmm1[13],xmm0[14],xmm1[14],xmm0[15],xmm1[15]
; AVX-NEXT:    vpunpckhbw {{.*#+}} xmm3 = xmm0[8,8,9,9,10,10,11,11,12,12,13,13,14,14,15,15]
; AVX-NEXT:    vpsraw     $4, %xmm3, %xmm4
; AVX-NEXT:    vpblendvb  %xmm2, %xmm4, %xmm3, %xmm3
; AVX-NEXT:    vpsraw     $2, %xmm3, %xmm4
; AVX-NEXT:    vpaddw     %xmm2, %xmm2, %xmm2
; AVX-NEXT:    vpblendvb  %xmm2, %xmm4, %xmm3, %xmm3
; AVX-NEXT:    vpsraw     $1, %xmm3, %xmm4
; AVX-NEXT:    vpaddw     %xmm2, %xmm2, %xmm2
; AVX-NEXT:    vpblendvb  %xmm2, %xmm4, %xmm3, %xmm2
; AVX-NEXT:    vpsrlw     $8, %xmm2, %xmm2
; AVX-NEXT:    vpunpcklbw {{.*#+}} xmm1 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
; AVX-NEXT:    vpunpcklbw {{.*#+}} xmm0 = xmm0[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; AVX-NEXT:    vpsraw     $4, %xmm0, %xmm3
; AVX-NEXT:    vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:    vpsraw     $2, %xmm0, %xmm3
; AVX-NEXT:    vpaddw     %xmm1, %xmm1, %xmm1
; AVX-NEXT:    vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:    vpsraw     $1, %xmm0, %xmm3
; AVX-NEXT:    vpaddw     %xmm1, %xmm1, %xmm1
; AVX-NEXT:    vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:    vpsrlw     $8, %xmm0, %xmm0
; AVX-NEXT:    vpackuswb  %xmm2, %xmm0, %xmm0
; AVX-NEXT:    retq
  %shift = ashr <16 x i8> %a, %b
  ret <16 x i8> %shift
}

;
; Uniform Variable Shifts
;

define <2 x i64> @splatvar_shift_v2i64(<2 x i64> %a, <2 x i64> %b) {
; SSE2-LABEL: splatvar_shift_v2i64:
; SSE2:       # BB#0:
; SSE2-NEXT:    pshufd     {{.*#+}} xmm2 = xmm1[0,1,0,1]
; SSE2-NEXT:    movd       %xmm0, %rax
; SSE2-NEXT:    movd       %xmm2, %rcx
; SSE2-NEXT:    sarq       %cl, %rax
; SSE2-NEXT:    movd       %rax, %xmm1
; SSE2-NEXT:    pshufd     {{.*#+}} xmm0 = xmm0[2,3,0,1]
; SSE2-NEXT:    movd       %xmm0, %rax
; SSE2-NEXT:    pshufd     {{.*#+}} xmm0 = xmm2[2,3,0,1]
; SSE2-NEXT:    movd       %xmm0, %rcx
; SSE2-NEXT:    sarq       %cl, %rax
; SSE2-NEXT:    movd       %rax, %xmm0
; SSE2-NEXT:    punpcklqdq {{.*#+}} xmm1 = xmm1[0],xmm0[0]
; SSE2-NEXT:    movdqa     %xmm1, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: splatvar_shift_v2i64:
; SSE41:       # BB#0:
; SSE41-NEXT:    pshufd     {{.*#+}} xmm1 = xmm1[0,1,0,1]
; SSE41-NEXT:    pextrq     $1, %xmm0, %rax
; SSE41-NEXT:    pextrq     $1, %xmm1, %rcx
; SSE41-NEXT:    sarq       %cl, %rax
; SSE41-NEXT:    movd       %rax, %xmm2
; SSE41-NEXT:    movd       %xmm0, %rax
; SSE41-NEXT:    movd       %xmm1, %rcx
; SSE41-NEXT:    sarq       %cl, %rax
; SSE41-NEXT:    movd       %rax, %xmm0
; SSE41-NEXT:    punpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm2[0]
; SSE41-NEXT:    retq
;
; AVX1-LABEL: splatvar_shift_v2i64:
; AVX1:       # BB#0:
; AVX1-NEXT:    vpshufd     {{.*#+}} xmm1 = xmm1[0,1,0,1]
; AVX1-NEXT:    vpextrq     $1, %xmm0, %rax
; AVX1-NEXT:    vpextrq     $1, %xmm1, %rcx
; AVX1-NEXT:    sarq        %cl, %rax
; AVX1-NEXT:    vmovq       %rax, %xmm2
; AVX1-NEXT:    vmovq       %xmm0, %rax
; AVX1-NEXT:    vmovq       %xmm1, %rcx
; AVX1-NEXT:    sarq        %cl, %rax
; AVX1-NEXT:    vmovq       %rax, %xmm0
; AVX1-NEXT:    vpunpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm2[0]
; AVX1-NEXT:    retq
;
; AVX2-LABEL: splatvar_shift_v2i64:
; AVX2:       # BB#0:
; AVX2-NEXT:    vpbroadcastq %xmm1, %xmm1
; AVX2-NEXT:    vpextrq      $1, %xmm0, %rax
; AVX2-NEXT:    vpextrq      $1, %xmm1, %rcx
; AVX2-NEXT:    sarq         %cl, %rax
; AVX2-NEXT:    vmovq        %rax, %xmm2
; AVX2-NEXT:    vmovq        %xmm0, %rax
; AVX2-NEXT:    vmovq        %xmm1, %rcx
; AVX2-NEXT:    sarq         %cl, %rax
; AVX2-NEXT:    vmovq        %rax, %xmm0
; AVX2-NEXT:    vpunpcklqdq  {{.*#+}} xmm0 = xmm0[0],xmm2[0]
; AVX2-NEXT:    retq
  %splat = shufflevector <2 x i64> %b, <2 x i64> undef, <2 x i32> zeroinitializer
  %shift = ashr <2 x i64> %a, %splat
  ret <2 x i64> %shift
}

define <4 x i32> @splatvar_shift_v4i32(<4 x i32> %a, <4 x i32> %b) {
; SSE2-LABEL: splatvar_shift_v4i32:
; SSE2:       # BB#0:
; SSE2-NEXT:    xorps %xmm2, %xmm2
; SSE2-NEXT:    movss {{.*#+}} xmm2 = xmm1[0],xmm2[1,2,3]
; SSE2-NEXT:    psrad %xmm2, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: splatvar_shift_v4i32:
; SSE41:       # BB#0:
; SSE41-NEXT:    pxor %xmm2, %xmm2
; SSE41-NEXT:    pblendw {{.*#+}} xmm2 = xmm1[0,1],xmm2[2,3,4,5,6,7]
; SSE41-NEXT:    psrad %xmm2, %xmm0
; SSE41-NEXT:    retq
;
; AVX-LABEL: splatvar_shift_v4i32:
; AVX:       # BB#0:
; AVX-NEXT:    vpxor %xmm2, %xmm2, %xmm2
; AVX-NEXT:    vpblendw {{.*#+}} xmm1 = xmm1[0,1],xmm2[2,3,4,5,6,7]
; AVX-NEXT:    vpsrad %xmm1, %xmm0, %xmm0
; AVX-NEXT:    retq
  %splat = shufflevector <4 x i32> %b, <4 x i32> undef, <4 x i32> zeroinitializer
  %shift = ashr <4 x i32> %a, %splat
  ret <4 x i32> %shift
}

define <8 x i16> @splatvar_shift_v8i16(<8 x i16> %a, <8 x i16> %b) {
; SSE2-LABEL: splatvar_shift_v8i16:
; SSE2:       # BB#0:
; SSE2-NEXT:    movd   %xmm1, %eax
; SSE2-NEXT:    movzwl %ax, %eax
; SSE2-NEXT:    movd   %eax, %xmm1
; SSE2-NEXT:    psraw  %xmm1, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: splatvar_shift_v8i16:
; SSE41:       # BB#0:
; SSE41-NEXT:    pxor %xmm2, %xmm2
; SSE41-NEXT:    pblendw {{.*#+}} xmm2 = xmm1[0],xmm2[1,2,3,4,5,6,7]
; SSE41-NEXT:    psraw %xmm2, %xmm0
; SSE41-NEXT:    retq
;
; AVX-LABEL: splatvar_shift_v8i16:
; AVX:       # BB#0:
; AVX-NEXT:    vpxor %xmm2, %xmm2, %xmm2
; AVX-NEXT:    vpblendw {{.*#+}} xmm1 = xmm1[0],xmm2[1,2,3,4,5,6,7]
; AVX-NEXT:    vpsraw %xmm1, %xmm0, %xmm0
; AVX-NEXT:    retq
  %splat = shufflevector <8 x i16> %b, <8 x i16> undef, <8 x i32> zeroinitializer
  %shift = ashr <8 x i16> %a, %splat
  ret <8 x i16> %shift
}

define <16 x i8> @splatvar_shift_v16i8(<16 x i8> %a, <16 x i8> %b) {
; SSE2-LABEL: splatvar_shift_v16i8:
; SSE2:       # BB#0:
; SSE2-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; SSE2-NEXT:    pshufd    {{.*#+}} xmm1 = xmm1[0,1,0,3]
; SSE2-NEXT:    pshuflw   {{.*#+}} xmm1 = xmm1[0,0,0,0,4,5,6,7]
; SSE2-NEXT:    pshufhw   {{.*#+}} xmm3 = xmm1[0,1,2,3,4,4,4,4]
; SSE2-NEXT:    punpckhbw {{.*#+}} xmm1 = xmm1[8],xmm0[8],xmm1[9],xmm0[9],xmm1[10],xmm0[10],xmm1[11],xmm0[11],xmm1[12],xmm0[12],xmm1[13],xmm0[13],xmm1[14],xmm0[14],xmm1[15],xmm0[15]
; SSE2-NEXT:    psllw     $5, %xmm3
; SSE2-NEXT:    punpckhbw {{.*#+}} xmm4 = xmm4[8],xmm3[8],xmm4[9],xmm3[9],xmm4[10],xmm3[10],xmm4[11],xmm3[11],xmm4[12],xmm3[12],xmm4[13],xmm3[13],xmm4[14],xmm3[14],xmm4[15],xmm3[15]
; SSE2-NEXT:    pxor      %xmm2, %xmm2
; SSE2-NEXT:    pxor      %xmm5, %xmm5
; SSE2-NEXT:    pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:    movdqa    %xmm5, %xmm6
; SSE2-NEXT:    pandn     %xmm1, %xmm6
; SSE2-NEXT:    psraw     $4, %xmm1
; SSE2-NEXT:    pand      %xmm5, %xmm1
; SSE2-NEXT:    por       %xmm6, %xmm1
; SSE2-NEXT:    paddw     %xmm4, %xmm4
; SSE2-NEXT:    pxor      %xmm5, %xmm5
; SSE2-NEXT:    pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:    movdqa    %xmm5, %xmm6
; SSE2-NEXT:    pandn     %xmm1, %xmm6
; SSE2-NEXT:    psraw     $2, %xmm1
; SSE2-NEXT:    pand      %xmm5, %xmm1
; SSE2-NEXT:    por       %xmm6, %xmm1
; SSE2-NEXT:    paddw     %xmm4, %xmm4
; SSE2-NEXT:    pxor      %xmm5, %xmm5
; SSE2-NEXT:    pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:    movdqa    %xmm5, %xmm4
; SSE2-NEXT:    pandn     %xmm1, %xmm4
; SSE2-NEXT:    psraw     $1, %xmm1
; SSE2-NEXT:    pand      %xmm5, %xmm1
; SSE2-NEXT:    por       %xmm4, %xmm1
; SSE2-NEXT:    psrlw     $8, %xmm1
; SSE2-NEXT:    punpcklbw {{.*#+}}  xmm0 = xmm0[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; SSE2-NEXT:    punpcklbw {{.*#+}}  xmm3 = xmm3[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; SSE2-NEXT:    pxor      %xmm4, %xmm4
; SSE2-NEXT:    pcmpgtw   %xmm3, %xmm4
; SSE2-NEXT:    movdqa    %xmm4, %xmm5
; SSE2-NEXT:    pandn     %xmm0, %xmm5
; SSE2-NEXT:    psraw     $4, %xmm0
; SSE2-NEXT:    pand      %xmm4, %xmm0
; SSE2-NEXT:    por       %xmm5, %xmm0
; SSE2-NEXT:    paddw     %xmm3, %xmm3
; SSE2-NEXT:    pxor      %xmm4, %xmm4
; SSE2-NEXT:    pcmpgtw   %xmm3, %xmm4
; SSE2-NEXT:    movdqa    %xmm4, %xmm5
; SSE2-NEXT:    pandn     %xmm0, %xmm5
; SSE2-NEXT:    psraw     $2, %xmm0
; SSE2-NEXT:    pand      %xmm4, %xmm0
; SSE2-NEXT:    por       %xmm5, %xmm0
; SSE2-NEXT:    paddw     %xmm3, %xmm3
; SSE2-NEXT:    pcmpgtw   %xmm3, %xmm2
; SSE2-NEXT:    movdqa    %xmm2, %xmm3
; SSE2-NEXT:    pandn     %xmm0, %xmm3
; SSE2-NEXT:    psraw     $1, %xmm0
; SSE2-NEXT:    pand      %xmm2, %xmm0
; SSE2-NEXT:    por       %xmm3, %xmm0
; SSE2-NEXT:    psrlw     $8, %xmm0
; SSE2-NEXT:    packuswb  %xmm1, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: splatvar_shift_v16i8:
; SSE41:       # BB#0:
; SSE41-NEXT:    movdqa      %xmm0, %xmm2
; SSE41-NEXT:    pxor        %xmm0, %xmm0
; SSE41-NEXT:    pshufb      %xmm0, %xmm1
; SSE41-NEXT:    psllw       $5, %xmm1
; SSE41-NEXT:    punpckhbw   {{.*#+}} xmm0 = xmm0[8],xmm1[8],xmm0[9],xmm1[9],xmm0[10],xmm1[10],xmm0[11],xmm1[11],xmm0[12],xmm1[12],xmm0[13],xmm1[13],xmm0[14],xmm1[14],xmm0[15],xmm1[15]
; SSE41-NEXT:    punpckhbw   {{.*#+}} xmm3 = xmm3[8],xmm2[8],xmm3[9],xmm2[9],xmm3[10],xmm2[10],xmm3[11],xmm2[11],xmm3[12],xmm2[12],xmm3[13],xmm2[13],xmm3[14],xmm2[14],xmm3[15],xmm2[15]
; SSE41-NEXT:    movdqa      %xmm3, %xmm4
; SSE41-NEXT:    psraw       $4, %xmm4
; SSE41-NEXT:    pblendvb    %xmm4, %xmm3
; SSE41-NEXT:    movdqa      %xmm3, %xmm4
; SSE41-NEXT:    psraw       $2, %xmm4
; SSE41-NEXT:    paddw       %xmm0, %xmm0
; SSE41-NEXT:    pblendvb    %xmm4, %xmm3
; SSE41-NEXT:    movdqa      %xmm3, %xmm4
; SSE41-NEXT:    psraw       $1, %xmm4
; SSE41-NEXT:    paddw       %xmm0, %xmm0
; SSE41-NEXT:    pblendvb    %xmm4, %xmm3
; SSE41-NEXT:    psrlw       $8, %xmm3
; SSE41-NEXT:    punpcklbw   {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
; SSE41-NEXT:    punpcklbw   {{.*#+}} xmm1 = xmm1[0],xmm2[0],xmm1[1],xmm2[1],xmm1[2],xmm2[2],xmm1[3],xmm2[3],xmm1[4],xmm2[4],xmm1[5],xmm2[5],xmm1[6],xmm2[6],xmm1[7],xmm2[7]
; SSE41-NEXT:    movdqa      %xmm1, %xmm2
; SSE41-NEXT:    psraw       $4, %xmm2
; SSE41-NEXT:    pblendvb    %xmm2, %xmm1
; SSE41-NEXT:    movdqa      %xmm1, %xmm2
; SSE41-NEXT:    psraw       $2, %xmm2
; SSE41-NEXT:    paddw       %xmm0, %xmm0
; SSE41-NEXT:    pblendvb    %xmm2, %xmm1
; SSE41-NEXT:    movdqa      %xmm1, %xmm2
; SSE41-NEXT:    psraw       $1, %xmm2
; SSE41-NEXT:    paddw       %xmm0, %xmm0
; SSE41-NEXT:    pblendvb    %xmm2, %xmm1
; SSE41-NEXT:    psrlw       $8, %xmm1
; SSE41-NEXT:    packuswb    %xmm3, %xmm1
; SSE41-NEXT:    movdqa      %xmm1, %xmm0
; SSE41-NEXT:    retq
;
; AVX1-LABEL: splatvar_shift_v16i8:
; AVX1:       # BB#0:
; AVX1-NEXT:    vpxor      %xmm2, %xmm2, %xmm2
; AVX1-NEXT:    vpshufb    %xmm2, %xmm1, %xmm1
; AVX1-NEXT:    vpsllw     $5, %xmm1, %xmm1
; AVX1-NEXT:    vpunpckhbw {{.*#+}} xmm2 = xmm0[8],xmm1[8],xmm0[9],xmm1[9],xmm0[10],xmm1[10],xmm0[11],xmm1[11],xmm0[12],xmm1[12],xmm0[13],xmm1[13],xmm0[14],xmm1[14],xmm0[15],xmm1[15]
; AVX1-NEXT:    vpunpckhbw {{.*#+}} xmm3 = xmm0[8,8,9,9,10,10,11,11,12,12,13,13,14,14,15,15]
; AVX1-NEXT:    vpsraw     $4, %xmm3, %xmm4
; AVX1-NEXT:    vpblendvb  %xmm2, %xmm4, %xmm3, %xmm3
; AVX1-NEXT:    vpsraw     $2, %xmm3, %xmm4
; AVX1-NEXT:    vpaddw     %xmm2, %xmm2, %xmm2
; AVX1-NEXT:    vpblendvb  %xmm2, %xmm4, %xmm3, %xmm3
; AVX1-NEXT:    vpsraw     $1, %xmm3, %xmm4
; AVX1-NEXT:    vpaddw     %xmm2, %xmm2, %xmm2
; AVX1-NEXT:    vpblendvb  %xmm2, %xmm4, %xmm3, %xmm2
; AVX1-NEXT:    vpsrlw     $8, %xmm2, %xmm2
; AVX1-NEXT:    vpunpcklbw {{.*#+}} xmm1 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
; AVX1-NEXT:    vpunpcklbw {{.*#+}} xmm0 = xmm0[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; AVX1-NEXT:    vpsraw     $4, %xmm0, %xmm3
; AVX1-NEXT:    vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX1-NEXT:    vpsraw     $2, %xmm0, %xmm3
; AVX1-NEXT:    vpaddw     %xmm1, %xmm1, %xmm1
; AVX1-NEXT:    vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX1-NEXT:    vpsraw     $1, %xmm0, %xmm3
; AVX1-NEXT:    vpaddw     %xmm1, %xmm1, %xmm1
; AVX1-NEXT:    vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX1-NEXT:    vpsrlw     $8, %xmm0, %xmm0
; AVX1-NEXT:    vpackuswb  %xmm2, %xmm0, %xmm0
; AVX1-NEXT:    retq
;
; AVX2-LABEL: splatvar_shift_v16i8:
; AVX2:       # BB#0:
; AVX2-NEXT:    vpbroadcastb %xmm1, %xmm1
; AVX2-NEXT:    vpsllw       $5, %xmm1, %xmm1
; AVX2-NEXT:    vpunpckhbw   {{.*#+}} xmm2 = xmm0[8],xmm1[8],xmm0[9],xmm1[9],xmm0[10],xmm1[10],xmm0[11],xmm1[11],xmm0[12],xmm1[12],xmm0[13],xmm1[13],xmm0[14],xmm1[14],xmm0[15],xmm1[15]
; AVX2-NEXT:    vpunpckhbw   {{.*#+}} xmm3 = xmm0[8,8,9,9,10,10,11,11,12,12,13,13,14,14,15,15]
; AVX2-NEXT:    vpsraw       $4, %xmm3, %xmm4
; AVX2-NEXT:    vpblendvb    %xmm2, %xmm4, %xmm3, %xmm3
; AVX2-NEXT:    vpsraw       $2, %xmm3, %xmm4
; AVX2-NEXT:    vpaddw       %xmm2, %xmm2, %xmm2
; AVX2-NEXT:    vpblendvb    %xmm2, %xmm4, %xmm3, %xmm3
; AVX2-NEXT:    vpsraw       $1, %xmm3, %xmm4
; AVX2-NEXT:    vpaddw       %xmm2, %xmm2, %xmm2
; AVX2-NEXT:    vpblendvb    %xmm2, %xmm4, %xmm3, %xmm2
; AVX2-NEXT:    vpsrlw       $8, %xmm2, %xmm2
; AVX2-NEXT:    vpunpcklbw   {{.*#+}} xmm1 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
; AVX2-NEXT:    vpunpcklbw   {{.*#+}} xmm0 = xmm0[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; AVX2-NEXT:    vpsraw       $4, %xmm0, %xmm3
; AVX2-NEXT:    vpblendvb    %xmm1, %xmm3, %xmm0, %xmm0
; AVX2-NEXT:    vpsraw       $2, %xmm0, %xmm3
; AVX2-NEXT:    vpaddw       %xmm1, %xmm1, %xmm1
; AVX2-NEXT:    vpblendvb    %xmm1, %xmm3, %xmm0, %xmm0
; AVX2-NEXT:    vpsraw       $1, %xmm0, %xmm3
; AVX2-NEXT:    vpaddw       %xmm1, %xmm1, %xmm1
; AVX2-NEXT:    vpblendvb    %xmm1, %xmm3, %xmm0, %xmm0
; AVX2-NEXT:    vpsrlw       $8, %xmm0, %xmm0
; AVX2-NEXT:    vpackuswb    %xmm2, %xmm0, %xmm0
; AVX2-NEXT:    retq
  %splat = shufflevector <16 x i8> %b, <16 x i8> undef, <16 x i32> zeroinitializer
  %shift = ashr <16 x i8> %a, %splat
  ret <16 x i8> %shift
}

;
; Constant Shifts
;

define <2 x i64> @constant_shift_v2i64(<2 x i64> %a) {
; SSE2-LABEL: constant_shift_v2i64:
; SSE2:       # BB#0:
; SSE2-NEXT:    movd       %xmm0, %rax
; SSE2-NEXT:    sarq       %rax
; SSE2-NEXT:    movd       %rax, %xmm1
; SSE2-NEXT:    pshufd     {{.*#+}} xmm0 = xmm0[2,3,0,1]
; SSE2-NEXT:    movd       %xmm0, %rax
; SSE2-NEXT:    sarq       $7, %rax
; SSE2-NEXT:    movd       %rax, %xmm0
; SSE2-NEXT:    punpcklqdq {{.*#+}} xmm1 = xmm1[0],xmm0[0]
; SSE2-NEXT:    movdqa     %xmm1, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: constant_shift_v2i64:
; SSE41:       # BB#0:
; SSE41-NEXT:    pextrq     $1, %xmm0, %rax
; SSE41-NEXT:    sarq       $7, %rax
; SSE41-NEXT:    movd       %rax, %xmm1
; SSE41-NEXT:    movd       %xmm0, %rax
; SSE41-NEXT:    sarq       %rax
; SSE41-NEXT:    movd       %rax, %xmm0
; SSE41-NEXT:    punpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
; SSE41-NEXT:    retq
;
; AVX-LABEL: constant_shift_v2i64:
; AVX:       # BB#0:
; AVX-NEXT:    vpextrq     $1, %xmm0, %rax
; AVX-NEXT:    sarq        $7, %rax
; AVX-NEXT:    vmovq       %rax, %xmm1
; AVX-NEXT:    vmovq       %xmm0, %rax
; AVX-NEXT:    sarq        %rax
; AVX-NEXT:    vmovq       %rax, %xmm0
; AVX-NEXT:    vpunpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
; AVX-NEXT:    retq
  %shift = ashr <2 x i64> %a, <i64 1, i64 7>
  ret <2 x i64> %shift
}

define <4 x i32> @constant_shift_v4i32(<4 x i32> %a) {
; SSE2-LABEL: constant_shift_v4i32:
; SSE2:       # BB#0:
; SSE2-NEXT:    pshufd    {{.*#+}} xmm1 = xmm0[3,1,2,3]
; SSE2-NEXT:    movd      %xmm1, %eax
; SSE2-NEXT:    sarl      $7, %eax
; SSE2-NEXT:    movd      %eax, %xmm1
; SSE2-NEXT:    pshufd    {{.*#+}} xmm2 = xmm0[1,1,2,3]
; SSE2-NEXT:    movd      %xmm2, %eax
; SSE2-NEXT:    sarl      $5, %eax
; SSE2-NEXT:    movd      %eax, %xmm2
; SSE2-NEXT:    punpckldq {{.*#+}} xmm2 = xmm2[0],xmm1[0],xmm2[1],xmm1[1]
; SSE2-NEXT:    movd      %xmm0, %eax
; SSE2-NEXT:    sarl      $4, %eax
; SSE2-NEXT:    movd      %eax, %xmm1
; SSE2-NEXT:    pshufd    {{.*#+}} xmm0 = xmm0[2,3,0,1]
; SSE2-NEXT:    movd      %xmm0, %eax
; SSE2-NEXT:    sarl      $6, %eax
; SSE2-NEXT:    movd      %eax, %xmm0
; SSE2-NEXT:    punpckldq {{.*#+}} xmm1 = xmm1[0],xmm0[0],xmm1[1],xmm0[1]
; SSE2-NEXT:    punpckldq {{.*#+}} xmm1 = xmm1[0],xmm2[0],xmm1[1],xmm2[1]
; SSE2-NEXT:    movdqa    %xmm1, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: constant_shift_v4i32:
; SSE41:       # BB#0:
; SSE41-NEXT:    pextrd $1, %xmm0, %eax
; SSE41-NEXT:    sarl   $5, %eax
; SSE41-NEXT:    movd   %xmm0, %ecx
; SSE41-NEXT:    sarl   $4, %ecx
; SSE41-NEXT:    movd   %ecx, %xmm1
; SSE41-NEXT:    pinsrd $1, %eax, %xmm1
; SSE41-NEXT:    pextrd $2, %xmm0, %eax
; SSE41-NEXT:    sarl   $6, %eax
; SSE41-NEXT:    pinsrd $2, %eax, %xmm1
; SSE41-NEXT:    pextrd $3, %xmm0, %eax
; SSE41-NEXT:    sarl   $7, %eax
; SSE41-NEXT:    pinsrd $3, %eax, %xmm1
; SSE41-NEXT:    movdqa %xmm1, %xmm0
; SSE41-NEXT:    retq
;
; AVX1-LABEL: constant_shift_v4i32:
; AVX1:       # BB#0:
; AVX1-NEXT:    vpextrd $1, %xmm0, %eax
; AVX1-NEXT:    sarl    $5, %eax
; AVX1-NEXT:    vmovd   %xmm0, %ecx
; AVX1-NEXT:    sarl    $4, %ecx
; AVX1-NEXT:    vmovd   %ecx, %xmm1
; AVX1-NEXT:    vpinsrd $1, %eax, %xmm1, %xmm1
; AVX1-NEXT:    vpextrd $2, %xmm0, %eax
; AVX1-NEXT:    sarl    $6, %eax
; AVX1-NEXT:    vpinsrd $2, %eax, %xmm1, %xmm1
; AVX1-NEXT:    vpextrd $3, %xmm0, %eax
; AVX1-NEXT:    sarl    $7, %eax
; AVX1-NEXT:    vpinsrd $3, %eax, %xmm1, %xmm0
; AVX1-NEXT:    retq
;
; AVX2-LABEL: constant_shift_v4i32:
; AVX2:       # BB#0:
; AVX2-NEXT:    vpsravd {{.*}}(%rip), %xmm0, %xmm0
; AVX2-NEXT:    retq
  %shift = ashr <4 x i32> %a, <i32 4, i32 5, i32 6, i32 7>
  ret <4 x i32> %shift
}

define <8 x i16> @constant_shift_v8i16(<8 x i16> %a) {
; SSE2-LABEL: constant_shift_v8i16:
; SSE2:       # BB#0:
; SSE2-NEXT:    movdqa    %xmm0, %xmm1
; SSE2-NEXT:    psraw     $4, %xmm1
; SSE2-NEXT:    movsd     {{.*#+}} xmm1 = xmm0[0],xmm1[1]
; SSE2-NEXT:    pshufd    {{.*#+}} xmm2 = xmm1[0,2,2,3]
; SSE2-NEXT:    psraw     $2, %xmm1
; SSE2-NEXT:    pshufd    {{.*#+}}  xmm0 = xmm1[1,3,2,3]
; SSE2-NEXT:    punpckldq {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1]
; SSE2-NEXT:    movdqa    {{.*#+}} xmm0 = [65535,0,65535,0,65535,0,65535,0]
; SSE2-NEXT:    movdqa    %xmm2, %xmm1
; SSE2-NEXT:    pand      %xmm0, %xmm1
; SSE2-NEXT:    psraw     $1, %xmm2
; SSE2-NEXT:    pandn     %xmm2, %xmm0
; SSE2-NEXT:    por       %xmm1, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: constant_shift_v8i16:
; SSE41:       # BB#0:
; SSE41-NEXT:    movdqa   %xmm0, %xmm1
; SSE41-NEXT:    movdqa   %xmm1, %xmm2
; SSE41-NEXT:    psraw    $8, %xmm2
; SSE41-NEXT:    movaps   {{.*#+}} xmm0 = [0,4112,8224,12336,16448,20560,24672,28784]
; SSE41-NEXT:    pblendvb %xmm2, %xmm1
; SSE41-NEXT:    movdqa   %xmm1, %xmm2
; SSE41-NEXT:    psraw    $4, %xmm2
; SSE41-NEXT:    movaps   {{.*#+}} xmm0 = [0,8224,16448,24672,32896,41120,49344,57568]
; SSE41-NEXT:    pblendvb %xmm2, %xmm1
; SSE41-NEXT:    movdqa   %xmm1, %xmm2
; SSE41-NEXT:    psraw    $2, %xmm2
; SSE41-NEXT:    movaps   {{.*#+}} xmm0 = [0,16448,32896,49344,256,16704,33152,49600]
; SSE41-NEXT:    pblendvb %xmm2, %xmm1
; SSE41-NEXT:    movdqa   %xmm1, %xmm2
; SSE41-NEXT:    psraw    $1, %xmm2
; SSE41-NEXT:    movaps   {{.*#+}} xmm0 = [0,32896,256,33152,512,33408,768,33664]
; SSE41-NEXT:    pblendvb %xmm2, %xmm1
; SSE41-NEXT:    movdqa   %xmm1, %xmm0
; SSE41-NEXT:    retq
;
; AVX1-LABEL: constant_shift_v8i16:
; AVX1:       # BB#0:
; AVX1-NEXT:    vpsraw    $8, %xmm0, %xmm1
; AVX1-NEXT:    vmovdqa   {{.*}}(%rip), %xmm2  # xmm2 = [0,4112,8224,12336,16448,20560,24672,28784]
; AVX1-NEXT:    vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX1-NEXT:    vpsraw    $4, %xmm0, %xmm1
; AVX1-NEXT:    vmovdqa   {{.*}}(%rip), %xmm2  # xmm2 = [0,8224,16448,24672,32896,41120,49344,57568]
; AVX1-NEXT:    vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX1-NEXT:    vpsraw    $2, %xmm0, %xmm1
; AVX1-NEXT:    vmovdqa   {{.*}}(%rip), %xmm2  # xmm2 = [0,16448,32896,49344,256,16704,33152,49600]
; AVX1-NEXT:    vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX1-NEXT:    vpsraw    $1, %xmm0, %xmm1
; AVX1-NEXT:    vmovdqa   {{.*}}(%rip), %xmm2  # xmm2 = [0,32896,256,33152,512,33408,768,33664]
; AVX1-NEXT:    vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX1-NEXT:    retq
;
; AVX2-LABEL: constant_shift_v8i16:
; AVX2:       # BB#0:
; AVX2-NEXT:    vpmovsxwd %xmm0, %ymm0
; AVX2-NEXT:    vpmovzxwd {{.*#+}} ymm1 = mem[0],zero,mem[1],zero,mem[2],zero,mem[3],zero,mem[4],zero,mem[5],zero,mem[6],zero,mem[7],zero
; AVX2-NEXT:    vpsravd   %ymm1, %ymm0, %ymm0
; AVX2-NEXT:    vpshufb   {{.*#+}} ymm0 = ymm0[0,1,4,5,8,9,12,13],zero,zero,zero,zero,zero,zero,zero,zero,ymm0[16,17,20,21,24,25,28,29],zero,zero,zero,zero,zero,zero,zero,zero
; AVX2-NEXT:    vpermq    {{.*#+}} ymm0 = ymm0[0,2,2,3]
; AVX2-NEXT:    vzeroupper
; AVX2-NEXT:    retq
  %shift = ashr <8 x i16> %a, <i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7>
  ret <8 x i16> %shift
}

define <16 x i8> @constant_shift_v16i8(<16 x i8> %a) {
; SSE2-LABEL: constant_shift_v16i8:
; SSE2:       # BB#0:
; SSE2-NEXT:    punpckhbw {{.*#+}} xmm1 = xmm1[8],xmm0[8],xmm1[9],xmm0[9],xmm1[10],xmm0[10],xmm1[11],xmm0[11],xmm1[12],xmm0[12],xmm1[13],xmm0[13],xmm1[14],xmm0[14],xmm1[15],xmm0[15]
; SSE2-NEXT:    movdqa    {{.*#+}} xmm3 = [0,1,2,3,4,5,6,7,7,6,5,4,3,2,1,0]
; SSE2-NEXT:    psllw     $5, %xmm3
; SSE2-NEXT:    punpckhbw {{.*#+}} xmm4 = xmm4[8],xmm3[8],xmm4[9],xmm3[9],xmm4[10],xmm3[10],xmm4[11],xmm3[11],xmm4[12],xmm3[12],xmm4[13],xmm3[13],xmm4[14],xmm3[14],xmm4[15],xmm3[15]
; SSE2-NEXT:    pxor      %xmm2, %xmm2
; SSE2-NEXT:    pxor      %xmm5, %xmm5
; SSE2-NEXT:    pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:    movdqa    %xmm5, %xmm6
; SSE2-NEXT:    pandn     %xmm1, %xmm6
; SSE2-NEXT:    psraw     $4, %xmm1
; SSE2-NEXT:    pand      %xmm5, %xmm1
; SSE2-NEXT:    por       %xmm6, %xmm1
; SSE2-NEXT:    paddw     %xmm4, %xmm4
; SSE2-NEXT:    pxor      %xmm5, %xmm5
; SSE2-NEXT:    pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:    movdqa    %xmm5, %xmm6
; SSE2-NEXT:    pandn     %xmm1, %xmm6
; SSE2-NEXT:    psraw     $2, %xmm1
; SSE2-NEXT:    pand      %xmm5, %xmm1
; SSE2-NEXT:    por       %xmm6, %xmm1
; SSE2-NEXT:    paddw     %xmm4, %xmm4
; SSE2-NEXT:    pxor      %xmm5, %xmm5
; SSE2-NEXT:    pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:    movdqa    %xmm5, %xmm4
; SSE2-NEXT:    pandn     %xmm1, %xmm4
; SSE2-NEXT:    psraw     $1, %xmm1
; SSE2-NEXT:    pand      %xmm5, %xmm1
; SSE2-NEXT:    por       %xmm4, %xmm1
; SSE2-NEXT:    psrlw     $8, %xmm1
; SSE2-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; SSE2-NEXT:    punpcklbw {{.*#+}} xmm3 = xmm3[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; SSE2-NEXT:    pxor      %xmm4, %xmm4
; SSE2-NEXT:    pcmpgtw   %xmm3, %xmm4
; SSE2-NEXT:    movdqa    %xmm4, %xmm5
; SSE2-NEXT:    pandn     %xmm0, %xmm5
; SSE2-NEXT:    psraw     $4, %xmm0
; SSE2-NEXT:    pand      %xmm4, %xmm0
; SSE2-NEXT:    por       %xmm5, %xmm0
; SSE2-NEXT:    paddw     %xmm3, %xmm3
; SSE2-NEXT:    pxor      %xmm4, %xmm4
; SSE2-NEXT:    pcmpgtw   %xmm3, %xmm4
; SSE2-NEXT:    movdqa    %xmm4, %xmm5
; SSE2-NEXT:    pandn     %xmm0, %xmm5
; SSE2-NEXT:    psraw     $2, %xmm0
; SSE2-NEXT:    pand      %xmm4, %xmm0
; SSE2-NEXT:    por       %xmm5, %xmm0
; SSE2-NEXT:    paddw     %xmm3, %xmm3
; SSE2-NEXT:    pcmpgtw   %xmm3, %xmm2
; SSE2-NEXT:    movdqa    %xmm2, %xmm3
; SSE2-NEXT:    pandn     %xmm0, %xmm3
; SSE2-NEXT:    psraw     $1, %xmm0
; SSE2-NEXT:    pand      %xmm2, %xmm0
; SSE2-NEXT:    por       %xmm3, %xmm0
; SSE2-NEXT:    psrlw     $8, %xmm0
; SSE2-NEXT:    packuswb  %xmm1, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: constant_shift_v16i8:
; SSE41:       # BB#0:
; SSE41-NEXT:    movdqa    %xmm0, %xmm1
; SSE41-NEXT:    movdqa    {{.*#+}} xmm3 = [0,1,2,3,4,5,6,7,7,6,5,4,3,2,1,0]
; SSE41-NEXT:    psllw     $5, %xmm3
; SSE41-NEXT:    punpckhbw {{.*#+}} xmm0 = xmm0[8],xmm3[8],xmm0[9],xmm3[9],xmm0[10],xmm3[10],xmm0[11],xmm3[11],xmm0[12],xmm3[12],xmm0[13],xmm3[13],xmm0[14],xmm3[14],xmm0[15],xmm3[15]
; SSE41-NEXT:    punpckhbw {{.*#+}} xmm2 = xmm2[8],xmm1[8],xmm2[9],xmm1[9],xmm2[10],xmm1[10],xmm2[11],xmm1[11],xmm2[12],xmm1[12],xmm2[13],xmm1[13],xmm2[14],xmm1[14],xmm2[15],xmm1[15]
; SSE41-NEXT:    movdqa    %xmm2, %xmm4
; SSE41-NEXT:    psraw     $4, %xmm4
; SSE41-NEXT:    pblendvb  %xmm4, %xmm2
; SSE41-NEXT:    movdqa    %xmm2, %xmm4
; SSE41-NEXT:    psraw     $2, %xmm4
; SSE41-NEXT:    paddw     %xmm0, %xmm0
; SSE41-NEXT:    pblendvb  %xmm4, %xmm2
; SSE41-NEXT:    movdqa    %xmm2, %xmm4
; SSE41-NEXT:    psraw     $1, %xmm4
; SSE41-NEXT:    paddw     %xmm0, %xmm0
; SSE41-NEXT:    pblendvb  %xmm4, %xmm2
; SSE41-NEXT:    psrlw     $8, %xmm2
; SSE41-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm3[0],xmm0[1],xmm3[1],xmm0[2],xmm3[2],xmm0[3],xmm3[3],xmm0[4],xmm3[4],xmm0[5],xmm3[5],xmm0[6],xmm3[6],xmm0[7],xmm3[7]
; SSE41-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; SSE41-NEXT:    movdqa    %xmm1, %xmm3
; SSE41-NEXT:    psraw     $4, %xmm3
; SSE41-NEXT:    pblendvb  %xmm3, %xmm1
; SSE41-NEXT:    movdqa    %xmm1, %xmm3
; SSE41-NEXT:    psraw     $2, %xmm3
; SSE41-NEXT:    paddw     %xmm0, %xmm0
; SSE41-NEXT:    pblendvb  %xmm3, %xmm1
; SSE41-NEXT:    movdqa    %xmm1, %xmm3
; SSE41-NEXT:    psraw     $1, %xmm3
; SSE41-NEXT:    paddw     %xmm0, %xmm0
; SSE41-NEXT:    pblendvb  %xmm3, %xmm1
; SSE41-NEXT:    psrlw     $8, %xmm1
; SSE41-NEXT:    packuswb  %xmm2, %xmm1
; SSE41-NEXT:    movdqa    %xmm1, %xmm0
; SSE41-NEXT:    retq
;
; AVX-LABEL: constant_shift_v16i8:
; AVX:       # BB#0:
; AVX-NEXT:    vmovdqa    {{.*#+}} xmm1 = [0,1,2,3,4,5,6,7,7,6,5,4,3,2,1,0]
; AVX-NEXT:    vpsllw     $5, %xmm1, %xmm1
; AVX-NEXT:    vpunpckhbw {{.*#+}} xmm2 = xmm0[8],xmm1[8],xmm0[9],xmm1[9],xmm0[10],xmm1[10],xmm0[11],xmm1[11],xmm0[12],xmm1[12],xmm0[13],xmm1[13],xmm0[14],xmm1[14],xmm0[15],xmm1[15]
; AVX-NEXT:    vpunpckhbw {{.*#+}} xmm3 = xmm0[8,8,9,9,10,10,11,11,12,12,13,13,14,14,15,15]
; AVX-NEXT:    vpsraw     $4, %xmm3, %xmm4
; AVX-NEXT:    vpblendvb  %xmm2, %xmm4, %xmm3, %xmm3
; AVX-NEXT:    vpsraw     $2, %xmm3, %xmm4
; AVX-NEXT:    vpaddw     %xmm2, %xmm2, %xmm2
; AVX-NEXT:    vpblendvb  %xmm2, %xmm4, %xmm3, %xmm3
; AVX-NEXT:    vpsraw     $1, %xmm3, %xmm4
; AVX-NEXT:    vpaddw     %xmm2, %xmm2, %xmm2
; AVX-NEXT:    vpblendvb  %xmm2, %xmm4, %xmm3, %xmm2
; AVX-NEXT:    vpsrlw     $8, %xmm2, %xmm2
; AVX-NEXT:    vpunpcklbw {{.*#+}} xmm1 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
; AVX-NEXT:    vpunpcklbw {{.*#+}} xmm0 = xmm0[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; AVX-NEXT:    vpsraw     $4, %xmm0, %xmm3
; AVX-NEXT:    vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:    vpsraw     $2, %xmm0, %xmm3
; AVX-NEXT:    vpaddw     %xmm1, %xmm1, %xmm1
; AVX-NEXT:    vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:    vpsraw     $1, %xmm0, %xmm3
; AVX-NEXT:    vpaddw     %xmm1, %xmm1, %xmm1
; AVX-NEXT:    vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:    vpsrlw     $8, %xmm0, %xmm0
; AVX-NEXT:    vpackuswb  %xmm2, %xmm0, %xmm0
; AVX-NEXT:    retq
  %shift = ashr <16 x i8> %a, <i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 7, i8 6, i8 5, i8 4, i8 3, i8 2, i8 1, i8 0>
  ret <16 x i8> %shift
}

;
; Uniform Constant Shifts
;

define <2 x i64> @splatconstant_shift_v2i64(<2 x i64> %a) {
; SSE2-LABEL: splatconstant_shift_v2i64:
; SSE2:       # BB#0:
; SSE2-NEXT:    movd       %xmm0, %rax
; SSE2-NEXT:    sarq       $7, %rax
; SSE2-NEXT:    movd       %rax, %xmm1
; SSE2-NEXT:    pshufd     {{.*#+}} xmm0 = xmm0[2,3,0,1]
; SSE2-NEXT:    movd       %xmm0, %rax
; SSE2-NEXT:    sarq       $7, %rax
; SSE2-NEXT:    movd       %rax, %xmm0
; SSE2-NEXT:    punpcklqdq {{.*#+}} xmm1 = xmm1[0],xmm0[0]
; SSE2-NEXT:    movdqa     %xmm1, %xmm0
; SSE2-NEXT:    retq
;
; SSE41-LABEL: splatconstant_shift_v2i64:
; SSE41:       # BB#0:
; SSE41-NEXT:    pextrq     $1, %xmm0, %rax
; SSE41-NEXT:    sarq       $7, %rax
; SSE41-NEXT:    movd       %rax, %xmm1
; SSE41-NEXT:    movd       %xmm0, %rax
; SSE41-NEXT:    sarq       $7, %rax
; SSE41-NEXT:    movd       %rax, %xmm0
; SSE41-NEXT:    punpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
; SSE41-NEXT:    retq
;
; AVX-LABEL: splatconstant_shift_v2i64:
; AVX:       # BB#0:
; AVX-NEXT:    vpextrq     $1, %xmm0, %rax
; AVX-NEXT:    sarq        $7, %rax
; AVX-NEXT:    vmovq       %rax, %xmm1
; AVX-NEXT:    vmovq       %xmm0, %rax
; AVX-NEXT:    sarq        $7, %rax
; AVX-NEXT:    vmovq       %rax, %xmm0
; AVX-NEXT:    vpunpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
; AVX-NEXT:    retq
  %shift = ashr <2 x i64> %a, <i64 7, i64 7>
  ret <2 x i64> %shift
}

define <4 x i32> @splatconstant_shift_v4i32(<4 x i32> %a) {
; SSE-LABEL: splatconstant_shift_v4i32:
; SSE:       # BB#0:
; SSE-NEXT:    psrad $5, %xmm0
; SSE-NEXT:    retq
;
; AVX-LABEL: splatconstant_shift_v4i32:
; AVX:       # BB#0:
; AVX-NEXT:    vpsrad $5, %xmm0, %xmm0
; AVX-NEXT:    retq
  %shift = ashr <4 x i32> %a, <i32 5, i32 5, i32 5, i32 5>
  ret <4 x i32> %shift
}

define <8 x i16> @splatconstant_shift_v8i16(<8 x i16> %a) {
; SSE-LABEL: splatconstant_shift_v8i16:
; SSE:       # BB#0:
; SSE-NEXT:    psraw $3, %xmm0
; SSE-NEXT:    retq
;
; AVX-LABEL: splatconstant_shift_v8i16:
; AVX:       # BB#0:
; AVX-NEXT:    vpsraw $3, %xmm0, %xmm0
; AVX-NEXT:    retq
  %shift = ashr <8 x i16> %a, <i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3>
  ret <8 x i16> %shift
}

define <16 x i8> @splatconstant_shift_v16i8(<16 x i8> %a) {
; SSE-LABEL: splatconstant_shift_v16i8:
; SSE:       # BB#0:
; SSE-NEXT:    psrlw  $3, %xmm0
; SSE-NEXT:    pand   {{.*}}(%rip), %xmm0
; SSE-NEXT:    movdqa {{.*#+}} xmm1 = [16,16,16,16,16,16,16,16,16,16,16,16,16,16,16,16]
; SSE-NEXT:    pxor   %xmm1, %xmm0
; SSE-NEXT:    psubb  %xmm1, %xmm0
; SSE-NEXT:    retq
;
; AVX-LABEL: splatconstant_shift_v16i8:
; AVX:       # BB#0:
; AVX-NEXT:    vpsrlw  $3, %xmm0, %xmm0
; AVX-NEXT:    vpand   {{.*}}(%rip), %xmm0, %xmm0
; AVX-NEXT:    vmovdqa {{.*#+}} xmm1 = [16,16,16,16,16,16,16,16,16,16,16,16,16,16,16,16]
; AVX-NEXT:    vpxor   %xmm1, %xmm0, %xmm0
; AVX-NEXT:    vpsubb  %xmm1, %xmm0, %xmm0
; AVX-NEXT:    retq
  %shift = ashr <16 x i8> %a, <i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3>
  ret <16 x i8> %shift
}
OpenPOWER on IntegriCloud